JAJSLX2A
November 2021 – March 2022
THS4541-DIE
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
ベア・ダイの情報
6
ピン構成および機能
7
仕様
7.1
絶対最大定格
7.2
推奨動作条件
7.3
電気的特性:(Vs+) – Vs– = 5V
7.4
代表的特性 (5V 単一電源)
7.5
代表的特性:電源電圧範囲:3V~5V
8
詳細説明
8.1
概要
8.1.1
用語とアプリケーションの前提条件
8.2
機能ブロック図
8.3
機能説明
8.3.1
差動 I/O
8.3.2
パワーダウン制御ピン (PD)
8.3.2.1
電源シャットダウン動作時の特長
8.3.3
入力オーバードライブ動作
8.4
デバイスの機能モード
8.4.1
シングルエンド・ソースから差動出力への動作
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
代表的なアプリケーション
9.2.1
高性能 ADC とのインターフェイス
9.2.1.1
設計要件
9.2.1.2
詳細な設計手順
9.2.1.3
アプリケーション曲線
10
電源に関する推奨事項
11
レイアウト
11.1
レイアウトのガイドライン
12
デバイスおよびドキュメントのサポート
12.1
デバイスのサポート
12.1.1
開発サポート
12.1.1.1
TINA シミュレーション・モデルの機能
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
Receiving Notification of Documentation Updates
12.4
サポート・リソース
12.5
商標
12.6
Electrostatic Discharge Caution
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
Y|0
サーマルパッド・メカニカル・データ
発注情報
jajslx2a_oa
jajslx2a_pm
12.2.1
関連資料
関連資料については、以下を参照してください。
テキサス・インスツルメンツ、
『ADC34J2x Quad-Channel, 12-Bit, 50-MSPS to 160-MSPS, Analog-to-Digital Converter with JESD204B Interface』データシート (英語)
テキサス・インスツルメンツ、
『Design for Wideband Differential Transimpedance DAC Output』アプリケーション・レポート (英語)
テキサス・インスツルメンツ、
『真のゼロボルトを含めるために完全差動アンプのレール・ツー・レール出力範囲を拡張』リファレンス・ガイド
テキサス・インスツルメンツ、
『LM7705 低ノイズ、負のバイアス・ジェネレータ』データシート
テキサス・インスツルメンツ、
『LMH6554 2.8GHz、超高直線性完全差動アンプ』データシート
テキサス・インスツルメンツ、
『THS451RGT EVM』ユーザー・ガイド (英語)
テキサス・インスツルメンツ、
『Maximizing the dynamic range of analog front ends having a transimpedance amplifier』テクニカル・ブリーフ (英語)