JAJSQA4I
march 1994 – march 2021
TL16C550C
PRODUCTION DATA
1
1
特長
2
概要
3
Revision History
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
Recommended Operating Conditions (Low Voltage - 3.3 nominal)
5.3
Recommended Operating Conditions (Standard Voltage - 5 V nominal)
5.4
Thermal Information
5.5
Electrical Characteristics (Low Voltage - 3.3 V nominal)
5.6
Electrical Characteristics (Standard Voltage - 5 V nominal)
5.7
System Timing Requirements
5.8
System Switching Characteristics
5.9
Baud Generator Switching Characteristics
5.10
Receiver Switching Characteristics
5.11
Transmitter Switching Characteristics
5.12
Modem Control Switching Characteristics
6
Parameter Measurement Information
7
Detailed Description
7.1
Autoflow Control (see )
7.2
Auto-RTS (see )
7.3
Auto-CTS (see )
7.4
Enabling Autoflow Control and Auto-CTS
7.5
Auto-CTS and Auto-RTS Functional Timing
7.6
Functional Block Diagram
7.7
Principles of Operation
7.7.1
Accessible Registers
7.7.2
FIFO Control Register (FCR)
7.7.3
FIFO Interrupt Mode Operation
7.7.4
FIFO Polled Mode Operation
7.7.5
Interrupt Enable Register (IER)
7.7.6
Interrupt Identification Register (IIR)
7.7.7
Line Control Register (LCR)
7.7.8
Line Status Register (LSR)
7.7.9
Modem Control Register (MCR)
7.7.10
Modem Status Register (MSR)
7.7.11
Programming Baud Generator
7.7.12
Receiver Buffet Register (RBR)
7.7.13
Scratch Register
7.7.14
Transmitter Holding Register (THR)
8
Application Information
9
Device and Documentation Support
9.1
ドキュメントの更新通知を受け取る方法
9.2
サポート・リソース
9.3
Trademarks
9.4
静電気放電に関する注意事項
9.5
用語集
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PT|48
MTQF003C
PFB|48
MTQF019B
FN|44
MPQC014A
サーマルパッド・メカニカル・データ
発注情報
jajsqa4i_oa
jajsqa4i_pm
1
特長
Auto-
RTS
および Auto-
CTS
をプログラム可能
Auto-
CTS
モードでは、
CTS
はトランスミッタを制御します
Auto-
RTS
モードでは、RCV FIFO の内容とスレッショルドは
RTS
を制御します
シリアルおよびモデム制御出力は、機器が同じ電力降下にあるときに RJ11 ケーブルを直接駆動します
既存の TL16C450 ソフトウェアすべてで動作可能
リセット後、すべてのレジスタは TL16C450 レジスタ・セットと同じになります
最大 1Mbaud の動作に対応する、最大 16MHz のクロック・レート
TL16C450 モードでは、ホールド・レジスタとシフト・レジスタにより、CPU とシリアル・データの間で正確な同期が不要になります
プログラム可能なボーレート・ジェネレータにより、任意の入力基準クロックを1~(2
16
-1) 分割し、内部 16× クロックを生成できます
シリアル・データ・ストリームに追加またはそこから削除された標準の非同期通信ビット (スタート、ストップ、パリティ)
5V および 3.3V で動作
独立したレシーバ・クロック入力
送信、受信、ライン・ステータス、およびデータ・セット割り込みを個別に制御できます
シリアル・インターフェイスの特性を完全にプログラム可能:
5、6、7、8 ビット文字
偶数、奇数、パリティなしのビット生成と検出
1、1 1/2、または 2 ストップ・ビットの生成
ボー生成 (最大速度 1Mbit/s)
不正スタート・ビットの検出
完全なステータス報告機能
双方向データ・バスと制御バス向けの 3 ステート出力 TTL ドライブ機能
ライン・ブレイク生成および検出
内部診断機能:
通信リンク・フォルト分離のループバック制御
ブレーク、パリティ、オーバーラン、フレーム化エラーのシミュレーション
完全に優先順位付けされた割り込みシステム制御
モデム制御機能 (
CTS
、
RTS
、
DSR
、
DTR
、
RI
、および
DCD
)