JAJSVH4C
August 2006 – October 2024
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Reference Section Electrical Characteristics
5.6
Oscillator Section Electrical Characteristics
5.7
Error-Amplifier Section Electrical Characteristics
5.8
Current-Sense Section Electrical Characteristics
5.9
Output Section Electrical Characteristics
5.10
Undervoltage-Lockout Section Electrical Characteristics
5.11
Pulse-Width Modulator Section Electrical Characteristics
5.12
Supply Voltage Electrical Characteristics
5.13
Typical Characteristics
6
Detailed Description
6.1
Functional Block Diagram
7
Application and Implementation
7.1
Application Information
7.2
Shutdown Technique
7.3
Open-Loop Laboratory Test Fixture
7.4
Typical Application
7.4.1
Application Curves
8
Device and Documentation Support
8.1
Related Links
8.2
Trademarks
8.3
静電気放電に関する注意事項
8.4
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
D|14
MPDS177H
サーマルパッド・メカニカル・データ
発注情報
jajsvh4c_oa
jajsvh4c_pm
1
特長
低いスタートアップ電流 (0.5mA 未満)
トリムされた発振器放電電流
最大 500kHz の電流モード動作
自動フィードフォワード補償
ラッチ PWM によるサイクルごとの電流制限
内部トリムされたリファレンス電圧、低電圧誤動作防止付き
ヒステリシス付きの大電流トーテムポール出力低電圧誤動作防止
ダブル パルス抑制