JAJSU45C October   2006  – April 2024 TLC555-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性:VDD = 5 V
    6. 5.6 電気的特性:VDD = 15 V
    7. 5.7 スイッチング特性
    8. 5.8 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 モノステーブル動作
      2. 6.3.2 非安定動作
      3. 6.3.3 周波数分周器
    4. 6.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 ミッシング パルス検出器
        1. 7.2.1.1 設計要件
        2. 7.2.1.2 詳細な設計手順
        3. 7.2.1.3 アプリケーション曲線
      2. 7.2.2 パルス幅変調
        1. 7.2.2.1 設計要件
        2. 7.2.2.2 詳細な設計手順
        3. 7.2.2.3 アプリケーション曲線
      3. 7.2.3 パルス位置変調
        1. 7.2.3.1 設計要件
        2. 7.2.3.2 詳細な設計手順
        3. 7.2.3.3 アプリケーション曲線
      4. 7.2.4 シーケンシャル タイマ
        1. 7.2.4.1 設計要件
        2. 7.2.4.2 詳細な設計手順
        3. 7.2.4.3 アプリケーション曲線
    3. 7.3 電源に関する推奨事項
    4. 7.4 レイアウト
      1. 7.4.1 レイアウトのガイドライン
      2. 7.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

レイアウト例

図 7-9 に、各種アプリケーションの基本的なレイアウトを示します。

  • C1 – 時間遅延計算に基づく
  • C2 – 制御電圧ピンの 0.01µF バイパス コンデンサ
  • C3 - 0.1μF バイパス セラミック コンデンサ
  • C4 – 1µF 電解バイパス コンデンサ
  • R1 – 時間遅延計算に基づく

TLC555-Q1 推奨レイアウト図 7-9 推奨レイアウト