JAJSE31A
October 2017 – December 2018
TLV2313-Q1
,
TLV313-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
EMIRR IN+と周波数との関係
4
改訂履歴
5
Device Comparison Table
6
Pin Configuration and Functions
Pin Functions: TLV313-Q1
Pin Functions: TLV2313-Q1
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information: TLV313-Q1
7.5
Thermal Information: TLV2313-Q1
7.6
Electrical Characteristics: 5.5 V
7.7
Electrical Characteristics: 1.8 V
7.8
Typical Characteristics: Table of Graphs
7.9
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Operating Voltage
8.3.2
Rail-to-Rail Input
8.3.3
Rail-to-Rail Output
8.3.4
Common-Mode Rejection Ratio (CMRR)
8.3.5
Capacitive Load and Stability
8.3.6
EMI Susceptibility and Input Filtering
8.3.7
Input and ESD Protection
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curve
9.3
System Examples
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example: Single Channel
11.3
Layout Example: Dual Channel
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
関連リンク
12.3
ドキュメントの更新通知を受け取る方法
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DCK|5
MPDS025J
サーマルパッド・メカニカル・データ
発注情報
jajse31a_oa
jajse31a_pm
12.1.1
関連資料
関連資料については、以下を参照してください。
『オペアンプのEMI除去率』
『基板のレイアウト技法』