JAJSEJ6A
January 2018 – April 2018
TLV6703
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
ブロック概略図
4
改訂履歴
5
Device Comparison Table
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Timing Requirements
7.7
Switching Characteristics
7.8
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Input Pin (SENSE)
8.3.2
Output Pin (OUT)
8.3.3
Immunity to Input-Pin Voltage Transients
8.4
Device Functional Modes
8.4.1
Normal Operation (VDD > UVLO)
8.4.2
Undervoltage Lockout (V(POR) < VDD < UVLO)
8.4.3
Power-On Reset (VDD < V(POR))
9
Application and Implementation
9.1
Application Information
9.1.1
VPULLUP to a Voltage Other Than VDD
9.1.2
Monitoring VDD
9.1.3
Monitoring a Voltage Other Than VDD
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Resistor Divider Selection
9.2.2.2
Pullup Resistor Selection
9.2.2.3
Input Supply Capacitor
9.2.2.4
Sense Capacitor
9.2.3
Application Curves
9.3
Dos and Don'ts
10
Power-Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
開発サポート
12.2
ドキュメントの更新通知を受け取る方法
12.3
コミュニティ・リソース
12.4
商標
12.5
静電気放電に関する注意事項
12.6
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DDC|6
MPDS124I
DSE|6
MPDS287A
サーマルパッド・メカニカル・データ
発注情報
jajsej6a_oa
jajsej6a_pm
12
デバイスおよびドキュメントのサポート