JAJSDK4A
July 2017 – September 2018
TLV741P
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション回路
ドロップアウト電圧と出力電流との関係
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Undervoltage Lockout (UVLO)
7.3.2
Shutdown
7.3.3
Foldback Current Limit
7.3.4
Thermal Protection
7.4
Device Functional Modes
7.4.1
Normal Operation
7.4.2
Dropout Operation
7.4.3
Disabled
8
Application and Implementation
8.1
Application Information
8.1.1
Input and Output Capacitor Considerations
8.1.2
Dropout Voltage
8.1.3
Transient Response
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curves
8.3
What to Do and What Not to Do
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
Board Layout Recommendations to Improve PSRR and Noise Performance
10.2
Layout Examples
10.3
Power Dissipation
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DBV|5
MPDS018T
DQN|4
MPSS021E
サーマルパッド・メカニカル・データ
DQN|4
QFND355C
発注情報
jajsdk4a_oa
jajsdk4a_pm
8.2.3
Application Curves
Figure 24.
Power-Supply Rejection Ratio vs Frequency
I
OUT
= 150 mA
Figure 26.
V
IN
Power Up and Power Down
V
OUT
= 1.8 V
I
OUT
= 10 mA
Figure 25.
Output Spectral Noise Density