JAJSFO5D June   2018  – September 2022 TMP117

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 スイッチング特性
    7. 6.7 2 線式インターフェイスのタイミング
    8. 6.8 タイミング図
    9. 6.9 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 電源オン
      2. 7.3.2 平均化
      3. 7.3.3 温度結果と限界
    4. 7.4 デバイスの機能モード
      1. 7.4.1 連続変換モード
      2. 7.4.2 シャットダウン・モード (SD)
      3. 7.4.3 ワンショット・モード (OS)
      4. 7.4.4 サーム・モードとアラート・モード
        1. 7.4.4.1 アラート・モード
        2. 7.4.4.2 サーム・モード
    5. 7.5 プログラミング
      1. 7.5.1 EEPROM のプログラミング
        1. 7.5.1.1 EEPROM の概要
        2. 7.5.1.2 EEPROM のプログラミング
      2. 7.5.2 ポインタ・レジスタ
      3. 7.5.3 I2C バスおよび SMBus インターフェイス
        1. 7.5.3.1 シリアル・インターフェイス
          1. 7.5.3.1.1 バスの概要
          2. 7.5.3.1.2 シリアル・バス・アドレス
          3. 7.5.3.1.3 読み取りと書き込みの動作
          4. 7.5.3.1.4 スレーブ・モードの動作
            1. 7.5.3.1.4.1 スレーブ・レシーバ・モード
            2. 7.5.3.1.4.2 スレーブ・トランスミッタ・モード
          5. 7.5.3.1.5 SMBus のアラート機能
          6. 7.5.3.1.6 ゼネラル・コール・リセット機能
          7. 7.5.3.1.7 タイムアウト機能
          8. 7.5.3.1.8 タイミング図
    6. 7.6 レジスタ・マップ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 ノイズと平均化
        2. 8.2.2.2 自己発熱効果 (SHE)
        3. 8.2.2.3 同期温度測定
      3. 8.2.3 アプリケーション曲線
  9. 電源に関する推奨事項
  10. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 Receiving Notification of Documentation Updates
    3. 11.3 サポート・リソース
    4. 11.4 商標
    5. 11.5 Electrostatic Discharge Caution
    6. 11.6 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DRV|6
  • YBG|6
サーマルパッド・メカニカル・データ
発注情報

2 線式インターフェイスのタイミング

自由気流の温度範囲全体で、TA = -55℃~70℃の場合は V+ = 1.7V~5.5V、TA = -55℃~150℃の場合は V+ = 1.8V~5.5V (特に記述のない限り)。
ファスト・モード 単位
最小値 最大値
fSCL SCL 動作周波数 1 400 KHz
tBUF STOP 条件と START 条件との間のバス解放時間 1300 ns
tHD;STA 反復 START 条件の後のホールド時間。
この時間の後で、最初のクロックが生成されます(1)
600 ns
tSU;STA 反復 START 条件のセットアップ時間 600 ns
tSU;STO STOP 条件のセットアップ時間 600 ns
tHD;DAT データ・ホールド時間 0 ns
tVD;DAT データ有効時間(2) 0.9 µs
tSU;DAT データ・セットアップ時間 100 ns
tLOW SCL クロックの Low 期間 1300 ns
tHIGH SCL クロックの High 期間 600 ns
TF - SDA データ立ち下がり時間 20 ×
(V+ /5.5)
300 ns
tF、tR - SCL クロックの立ち下がりおよび立ち上がり時間 300 ns
tR SCL ≦ 100kHz の立ち上がり時間 1000 ns
シリアル・バスのタイムアウト (クロックがない場合に SDA バスを解放) 20 40 ms
最大 tHD;DAT は、ファスト・モードでは 0.9μs にでき、最大 tVD;DAT よりも遷移時間の分だけ短くなります。
tVD;DATA = SCL Low から SDA 出力までのデータ信号の時間 (High から Low までと、どちらか長い方)。