JAJSDV7F June 2009 – January 2017 TMS320C6742
PRODUCTION DATA.
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
SIGNAL | TYPE(1) | PULL(2) | POWER
GROUP(3) |
DESCRIPTION | |
---|---|---|---|---|---|
NAME | NO. | ||||
EMA_D[15] / GP3[7] | E6 | I/O | CP[17] | B | EMIFA data bus |
EMA_D[14] / GP3[6] | C7 | I/O | CP[17] | B | |
EMA_D[13] / GP3[5] | B6 | I/O | CP[17] | B | |
EMA_D[12] / GP3[4] | A6 | I/O | CP[17] | B | |
EMA_D[11] / GP3[3] | D6 | I/O | CP[17] | B | |
EMA_D[10] / GP3[2] | A7 | I/O | CP[17] | B | |
EMA_D[9] / GP3[1] | D9 | I/O | CP[17] | B | |
EMA_D[8] / GP3[0] | E10 | I/O | CP[17] | B | |
EMA_D[7] / GP4[15] | D7 | I/O | CP[17] | B | |
EMA_D[6] / GP4[14] | C6 | I/O | CP[17] | B | |
EMA_D[5] / GP4[13] | E7 | I/O | CP[17] | B | |
EMA_D[4] / GP4[12] | B5 | I/O | CP[17] | B | |
EMA_D[3] / GP4[11] | E8 | I/O | CP[17] | B | |
EMA_D[2] / GP4[10] | B8 | I/O | CP[17] | B | |
EMA_D[1] / GP4[9] | A8 | I/O | CP[17] | B | |
EMA_D[0] / GP4[8] | C9 | I/O | CP[17] | B | |
EMA_A[22] / GP4[6] | A10 | O | CP[18] | B | EMIFA address bus |
EMA_A[21] / GP4[5] | B10 | O | CP[18] | B | |
EMA_A[20] / GP4[4] | A11 | O | CP[18] | B | |
EMA_A[19] / GP4[3] | C10 | O | CP[18] | B | |
EMA_A[18] / GP4[2] | E11 | O | CP[18] | B | |
EMA_A[17] / GP4[1] | B11 | O | CP[18] | B | |
EMA_A[16] / GP4[0] | E12 | O | CP[18] | B | |
EMA_A[15] / GP5[15] | C11 | O | CP[19] | B | |
EMA_A[14] / GP5[14] | A12 | O | CP[19] | B | |
EMA_A[13] / GP5[13] | D11 | O | CP[19] | B | |
EMA_A[12] / GP5[12] | D13 | O | CP[19] | B | |
EMA_A[11] / GP5[11] | B12 | O | CP[19] | B | EMIFA address bus |
EMA_A[10] / GP5[10] | C12 | O | CP[19] | B | |
EMA_A[9] / GP5[9] | D12 | O | CP[19] | B | |
EMA_A[8] / GP5[8] | A13 | O | CP[19] | B | |
EMA_A[7] / GP5[7] | B13 | O | CP[20] | B | |
EMA_A[6] / GP5[6] | E13 | O | CP[20] | B | |
EMA_A[5] / GP5[5] | C13 | O | CP[20] | B | |
EMA_A[4] / GP5[4] | A14 | O | CP[20] | B | |
EMA_A[3] / GP5[3] | D14 | O | CP[20] | B | |
EMA_A[2] / GP5[2] | B14 | O | CP[20] | B | |
EMA_A[1] / GP5[1] | D15 | O | CP[20] | B | |
EMA_A[0] / GP5[0] | C14 | O | CP[20] | B | |
EMA_BA[0] / GP2[8] | C15 | O | CP[16] | B | EMIFA bank address |
EMA_BA[1] / GP2[9] | A15 | O | CP[16] | B | |
EMA_CLK / GP2[7] | B7 | O | CP[16] | B | EMIFA clock |
EMA_SDCKE / GP2[6] | D8 | O | CP[16] | B | EMIFA SDRAM clock enable |
EMA_RAS / GP2[5] | A16 | O | CP[16] | B | EMIFA SDRAM row address strobe |
EMA_CAS / GP2[4] | A9 | O | CP[16] | B | EMIFA SDRAM column address strobe |
EMA_CS[0] / GP2[0] | A18 | O | CP[16] | B | EMIFA SDRAM Chip Select |
EMA_CS[2] / GP3[15] | B17 | O | CP[16] | B | EMIFA Async chip select |
EMA_CS[3] / GP3[14] | A17 | O | CP[16] | B | |
EMA_CS[4] / GP3[13] | F9 | O | CP[16] | B | |
EMA_CS[5] / GP3[12] | B16 | O | CP[16] | B | |
EMA_A_RW / GP3[9] | D10 | O | CP[16] | B | EMIFA Async Read/Write control |
EMA_WE / GP3[11] | B9 | O | CP[16] | B | EMIFA SDRAM write enable |
EMA_WEN_DQM[1] / GP2[2] | A5 | O | CP[16] | B | EMIFA write enable/data mask for EMA_D[15:8] |
EMA_WEN_DQM[0] / GP2[3] | C8 | O | CP[16] | B | EMIFA write enable/data mask for EMA_D[7:0] |
EMA_OE / GP3[10] | B15 | O | CP[16] | B | EMIFA output enable |
EMA_WAIT[0] / GP3[8] | B18 | I | CP[16] | B | EMIFA wait input/interrupt |
EMA_WAIT[1] / GP2[1] | B19 | I | CP[16] | B |