JAJSDV5G June 2009 – January 2017 TMS320C6748
PRODUCTION DATA.
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
Start Address | End Address | Size | DSP Mem Map | EDMA Mem Map | PRUSS Mem Map | Master Peripheral Mem Map | LCDC Mem Map |
---|---|---|---|---|---|---|---|
0x0000 0000 | 0x0000 0FFF | 4K | PRUSS Local Address Space | ||||
0x0000 1000 | 0x006F FFFF | ||||||
0x0070 0000 | 0x007F FFFF | 1024K | DSP L2 ROM (1) | ||||
0x0080 0000 | 0x0083 FFFF | 256K | DSP L2 RAM | ||||
0x0084 0000 | 0x00DF FFFF | ||||||
0x00E0 0000 | 0x00E0 7FFF | 32K | DSP L1P RAM | ||||
0x00E0 8000 | 0x00EF FFFF | ||||||
0x00F0 0000 | 0x00F0 7FFF | 32K | DSP L1D RAM | ||||
0x00F0 8000 | 0x017F FFFF | ||||||
0x0180 0000 | 0x0180 FFFF | 64K | DSP Interrupt Controller | ||||
0x0181 0000 | 0x0181 0FFF | 4K | DSP Powerdown Controller | ||||
0x0181 1000 | 0x0181 1FFF | 4K | DSP Security ID | ||||
0x0181 2000 | 0x0181 2FFF | 4K | DSP Revision ID | ||||
0x0181 3000 | 0x0181 FFFF | 52K | |||||
0x0182 0000 | 0x0182 FFFF | 64K | DSP EMC | ||||
0x0183 0000 | 0x0183 FFFF | 64K | DSP Internal Reserved | ||||
0x0184 0000 | 0x0184 FFFF | 64K | DSP Memory System | ||||
0x0185 0000 | 0x01BF FFFF | ||||||
0x01C0 0000 | 0x01C0 7FFF | 32K | EDMA3 CC | ||||
0x01C0 8000 | 0x01C0 83FF | 1K | EDMA3 TC0 | ||||
0x01C0 8400 | 0x01C0 87FF | 1K | EDMA3 TC1 | ||||
0x01C0 8800 | 0x01C0 FFFF | ||||||
0x01C1 0000 | 0x01C1 0FFF | 4K | PSC 0 | ||||
0x01C1 1000 | 0x01C1 1FFF | 4K | PLL Controller 0 | ||||
0x01C1 2000 | 0x01C1 3FFF | ||||||
0x01C1 4000 | 0x01C1 4FFF | 4K | SYSCFG0 | ||||
0x01C1 5000 | 0x01C1 FFFF | ||||||
0x01C2 0000 | 0x01C2 0FFF | 4K | Timer0 | ||||
0x01C2 1000 | 0x01C2 1FFF | 4K | Timer1 | ||||
0x01C2 2000 | 0x01C2 2FFF | 4K | I2C 0 | ||||
0x01C2 3000 | 0x01C2 3FFF | 4K | RTC | ||||
0x01C2 4000 | 0x01C3 FFFF | ||||||
0x01C4 0000 | 0x01C4 0FFF | 4K | MMC/SD 0 | ||||
0x01C4 1000 | 0x01C4 1FFF | 4K | SPI 0 | ||||
0x01C4 2000 | 0x01C4 2FFF | 4K | UART 0 | ||||
0x01C4 3000 | 0x01CF FFFF | ||||||
0x01D0 0000 | 0x01D0 0FFF | 4K | McASP 0 Control | ||||
0x01D0 1000 | 0x01D0 1FFF | 4K | McASP 0 AFIFO Ctrl | ||||
0x01D0 2000 | 0x01D0 2FFF | 4K | McASP 0 Data | ||||
0x01D0 3000 | 0x01D0 BFFF | ||||||
0x01D0 C000 | 0x01D0 CFFF | 4K | UART 1 | ||||
0x01D0 D000 | 0x01D0 DFFF | 4K | UART 2 | ||||
0x01D0 E000 | 0x01D0 FFFF | ||||||
0x01D1 0000 | 0x01D1 07FF | 2K | McBSP0 | ||||
0x01D1 0800 | 0x01D1 0FFF | 2K | McBSP0 FIFO Ctrl | ||||
0x01D1 1000 | 0x01D1 17FF | 2K | McBSP1 | ||||
0x01D1 1800 | 0x01D1 1FFF | 2K | McBSP1 FIFO Ctrl | ||||
0x01D1 2000 | 0x01DF FFFF | ||||||
0x01E0 0000 | 0x01E0 FFFF | 64K | USB0 | ||||
0x01E1 0000 | 0x01E1 0FFF | 4K | UHPI | ||||
0x01E1 1000 | 0x01E1 2FFF | ||||||
0x01E1 3000 | 0x01E1 3FFF | 4K | LCD Controller | ||||
0x01E1 4000 | 0x01E1 4FFF | 4K | Memory Protection Unit 1 (MPU 1) | ||||
0x01E1 5000 | 0x01E1 5FFF | 4K | Memory Protection Unit 2 (MPU 2) | ||||
0x01E1 6000 | 0x01E1 6FFF | 4K | UPP | ||||
0x01E1 7000 | 0x01E1 7FFF | 4K | VPIF | ||||
0x01E1 8000 | 0x01E1 9FFF | 8K | SATA | ||||
0x01E1 A000 | 0x01E1 AFFF | 4K | PLL Controller 1 | ||||
0x01E1 B000 | 0x01E1 BFFF | 4K | MMCSD1 | ||||
0x01E1 C000 | 0x01E1 FFFF | ||||||
0x01E2 0000 | 0x01E2 1FFF | 8K | EMAC Control Module RAM | ||||
0x01E2 2000 | 0x01E2 2FFF | 4K | EMAC Control Module Registers | ||||
0x01E2 3000 | 0x01E2 3FFF | 4K | EMAC Control Registers | ||||
0x01E2 4000 | 0x01E2 4FFF | 4K | EMAC MDIO port | ||||
0x01E2 5000 | 0x01E2 5FFF | 4K | USB1 | ||||
0x01E2 6000 | 0x01E2 6FFF | 4K | GPIO | ||||
0x01E2 7000 | 0x01E2 7FFF | 4K | PSC 1 | ||||
0x01E2 8000 | 0x01E2 8FFF | 4K | I2C 1 | ||||
0x01E2 9000 | 0x01E2 BFFF | ||||||
0x01E2 C000 | 0x01E2 CFFF | 4K | SYSCFG1 | ||||
0x01E2 D000 | 0x01E2 FFFF | ||||||
0x01E3 0000 | 0x01E3 7FFF | 32K | EDMA3 CC1 | ||||
0x01E3 8000 | 0x01E3 83FF | 1K | EDMA3 TC2 | ||||
0x01E3 8400 | 0x01EF FFFF | ||||||
0x01F0 0000 | 0x01F0 0FFF | 4K | eHRPWM 0 | ||||
0x01F0 1000 | 0x01F0 1FFF | 4K | HRPWM 0 | ||||
0x01F0 2000 | 0x01F0 2FFF | 4K | eHRPWM 1 | ||||
0x01F0 3000 | 0x01F0 3FFF | 4K | HRPWM 1 | ||||
0x01F0 4000 | 0x01F0 5FFF | ||||||
0x01F0 6000 | 0x01F0 6FFF | 4K | ECAP 0 | ||||
0x01F0 7000 | 0x01F0 7FFF | 4K | ECAP 1 | ||||
0x01F0 8000 | 0x01F0 8FFF | 4K | ECAP 2 | ||||
0x01F0 9000 | 0x01F0 BFFF | ||||||
0x01F0 C000 | 0x01F0 CFFF | 4K | Timer2 | ||||
0x01F0 D000 | 0x01F0 DFFF | 4K | Timer3 | ||||
0x01F0 E000 | 0x01F0 EFFF | 4K | SPI1 | ||||
0x01F0 F000 | 0x01F0 FFFF | ||||||
0x01F1 0000 | 0x01F1 0FFF | 4K | McBSP0 FIFO Data | ||||
0x01F1 1000 | 0x01F1 1FFF | 4K | McBSP1 FIFO Data | ||||
0x01F1 2000 | 0x116F FFFF | ||||||
0x1170 0000 | 0x117F FFFF | 1024K | DSP L2 ROM (1) | ||||
0x1180 0000 | 0x1183 FFFF | 256K | DSP L2 RAM | ||||
0x1184 0000 | 0x11DF FFFF | ||||||
0x11E0 0000 | 0x11E0 7FFF | 32K | DSP L1P RAM | ||||
0x11E0 8000 | 0x11EF FFFF | ||||||
0x11F0 0000 | 0x11F0 7FFF | 32K | DSP L1D RAM | ||||
0x11F0 8000 | 0x3FFF FFFF | ||||||
0x4000 0000 | 0x5FFF FFFF | 512M | EMIFA SDRAM data (CS0) | ||||
0x6000 0000 | 0x61FF FFFF | 32M | EMIFA async data (CS2) | ||||
0x6200 0000 | 0x63FF FFFF | 32M | EMIFA async data (CS3) | ||||
0x6400 0000 | 0x65FF FFFF | 32M | EMIFA async data (CS4) | ||||
0x6600 0000 | 0x67FF FFFF | 32M | EMIFA async data (CS5) | ||||
0x6800 0000 | 0x6800 7FFF | 32K | EMIFA Control Regs | ||||
0x6800 8000 | 0x7FFF FFFF | ||||||
0x8000 0000 | 0x8001 FFFF | 128K | On-chip RAM | ||||
0x8002 0000 | 0xAFFF FFFF | ||||||
0xB000 0000 | 0xB000 7FFF | 32K | DDR2/mDDR Control Regs | ||||
0xB000 8000 | 0xBFFF FFFF | ||||||
0xC000 0000 | 0xCFFF FFFF | 256M | DDR2/mDDR Data | ||||
0xD000 0000 | 0xFFFF FFFF |