JAJSPS2B January 2023 – November 2023 TMS320F2800152-Q1 , TMS320F2800153-Q1 , TMS320F2800154-Q1 , TMS320F2800155 , TMS320F2800155-Q1 , TMS320F2800156-Q1 , TMS320F2800157 , TMS320F2800157-Q1
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
信号名 | ピンの種類 | 説明 | 80 PN | 64 PM | 48 PHP | 32 RHB |
---|---|---|---|---|---|---|
VDD | 1.2V デジタル・ロジック電源ピン。使用方法の詳細については、「パワー・マネージメント・モジュール (PMM)」セクションを参照。 | 8、53、71 | 4、44、59 | 36、45 | 24 | |
VDDA | 3.3V アナログ電源ピン。各ピンに、最小 2.2μF のデカップリング・コンデンサを配置。32 QFN パッケージでは、VREFHI は内部で VDDA に接続されている。使用方法の詳細については、「パワー・マネージメント・モジュール (PMM)」セクションを参照。 | 26 | 22 | 18 | 11 | |
VDDIO | 3.3V デジタル I/O 電源ピン。使用方法の詳細については、「パワー・マネージメント・モジュール (PMM)」セクションを参照。 | 7、52、72 | 43、60 | 35、46 | 23 | |
VREGENZ | I | 内部プルダウン付きの内部電圧レギュレータ・イネーブル。VSS (LOW) に接続すると、内部 VREG がイネーブルになる。VDDIO (HIGH) に接続すると、外部電源を使用。 | 56 | 46 | 37 | 25 |
VSS | デジタル GND。QFN パッケージの場合、パッケージの底面にあるグランド・パッドを PCB のグランド・プレーンに半田付けする必要がある。 | 9、30、55、70 | 5、26、45、58 | PAD | PAD | |
VSSA | アナログ GND | 25 | 21 | 17 | 10 |