JAJSIR1C March 2020 – April 2024 TMS320F280021 , TMS320F280021-Q1 , TMS320F280023 , TMS320F280023-Q1 , TMS320F280023C , TMS320F280025 , TMS320F280025-Q1 , TMS320F280025C , TMS320F280025C-Q1
PRODUCTION DATA
正常な機能動作を確保するためには、CMPSS 入力を VDDA + 0.3V よりも低く維持する必要があります。CMPSS 入力がこのレベルを超えると、内部ブロッキング回路によって内部コンパレータが外部ピンから絶縁され、外部ピンの電圧が VDDA + 0.3V を下回るまでその状態が続きます。この期間中、内部コンパレータの入力はフローティング状態になり、約0.5μs 以内に VDDA を下回るまで減衰します。この時間が経過した後、コンパレータは、他のコンパレータ入力の値に応じて、不正確な結果を出力する可能性があります。
セクション 6.12.5.1.2 に、CMPSS DAC の静的電気特性を示します。