JAJSE04G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 |
---|---|---|---|---|---|
全般 | |||||
ADCCLK 変換サイクル | 100MHz SYSCLK | 10.1 | 11 | ADCCLK | |
起動時間 | 外部リファレンス・モード | 500 | µs | ||
内部リファレンス・モード | 5000 | μs | |||
内部リファレンス・モード、2.5V レンジと 3.3V レンジの間で切り替える場合。 | 5000 | μs | |||
VREFHI 入力電流(1) | 130 | µA | |||
内部リファレンス・コンデンサの値(2) | 2.2 | μF | |||
外部リファレンス・コンデンサの値(2) | 2.2 | μF | |||
DC 特性 | |||||
ゲイン誤差 | 内部リファレンス | -45 | 45 | LSB | |
外部リファレンス | -5 | ±3 | 5 | ||
オフセット誤差 | –5 | ±2 | 5 | LSB | |
チャネル間ゲイン誤差 | ±2 | LSB | |||
チャネル間オフセット誤差 | ±2 | LSB | |||
ADC 間ゲイン誤差 | すべての ADC で同一の VREFHI および VREFLO | ±4 | LSB | ||
ADC 間オフセット誤差 | すべての ADC で同一の VREFHI および VREFLO | ±2 | LSB | ||
DNL 誤差 | >–1 | ±0.5 | 1 | LSB | |
INL 誤差 | -2 | ±1.0 | 2 | LSB | |
ADC 間絶縁 | VREFHI = 2.5V、同期 ADC | -1 | 1 | LSB | |
VREFHI = 2.5V、非同期 ADC | 非対応 | ||||
AC 特性 | |||||
SNR(3) | VREFHI = 2.5V、fin = 100kHz、X1 からの SYSCLK | 68.8 | dB | ||
VREFHI = 2.5V、fin = 100kHz、INTOSC からの SYSCLK | 60.1 | ||||
VREFHI = 2.5V、fin = 100kHz、X1 からの SYSCLK、内部 DC-DC レギュレータから VDD に電力を供給(4) | 67.5 | ||||
THD(3) | VREFHI = 2.5V、fin = 100kHz | -80.6 | dB | ||
SFDR(3) | VREFHI = 2.5V、fin = 100kHz | 79.2 | dB | ||
SINAD(3) | VREFHI = 2.5V、fin = 100kHz、X1 からの SYSCLK | 68.5 | dB | ||
VREFHI = 2.5V、fin = 100kHz、INTOSC からの SYSCLK | 60.0 | ||||
ENOB(3) | VREFHI = 2.5V、fin = 100kHz、X1からのSYSCLK、シングル ADC | 11.0 | ビット | ||
VREFHI = 2.5V、fin = 100kHz、X1からのSYSCLK、同期 ADC | 11.0 | ||||
VREFHI = 2.5V、fin = 100kHz、X1からのSYSCLK、非同期 ADC | 非対応 | ||||
PSRR | VDD = 1.2V DC + 100mV DC から1kHz の正弦波まで | 60 | dB | ||
VDD = 1.2V DC + 100mV DC から300kHz の正弦波まで | 57 | ||||
VDDA = 3.3V DC + 200mV DC から1kHz の正弦波まで | 60 | ||||
VDDA = 3.3V DC + 200mV 900kHz の正弦波 | 57 |