JAJSE04G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
表 8-9 に、各バス・マスタからペリフェラルおよび構成レジスタへのアクセス性に関する全体的な概観を示します。
ペリフェラル | DMA | CLA | CPU |
---|---|---|---|
システム・ペリフェラル | |||
CPU タイマ | Y | ||
システム構成 (WD、NMIWD、LPM、ペリフェラル・クロック・ゲーティング) | Y | ||
デバイス機能、ペリフェラル・リセット | Y | ||
クロックおよび PLL 構成 | Y | ||
フラッシュ構成 | Y | ||
リセット構成 | Y | ||
GPIO ピンのマッピングおよび構成 | Y | ||
GPIO データ(2) | Y | Y | |
DMA および CLA トリガ・ソース選択 | Y | ||
制御ペリフェラル | |||
ePWM/HRPWM | Y | Y | Y |
eCAP/HRCAP | Y | Y | Y |
eQEP(1) | Y | Y | Y |
SDFM | Y | Y | Y |
アナログ・ペリフェラル | |||
アナログ・システム制御 | Y | ||
ADC 構成 | Y | Y | |
ADC 結果(3) | Y | Y | Y |
CMPSS(1) | Y | Y | Y |
DAC(1) | Y | Y | Y |
PGA(1) | Y | Y | Y |
通信ペリフェラル | |||
CAN | Y | Y | |
SPI | Y | Y | Y |
I2C | Y | ||
PMBus | Y | Y | Y |
SCI | Y | ||
LIN | Y | Y | Y |
FSI | Y | Y | Y |