JAJSE04G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
すべての 3.3V レールを一つにまとめて接続し、単一の電源から電力を供給することを強く推奨します。その電源ピンを以下に示します。
また、いずれかの電源ピンを未接続のままにしないでください。
内部 VREG モードでは、各 VDD ピンにコンデンサがついていれば、VDD ピンを一つにまとめて接続することは任意です。VDD デカップリングの構成については、Topic Link Label7.9.1.3.1.2 を参照してください。
このデバイスのアナログ・モジュールは、PSRR がかなり高いため、ほとんどの場合、VDDAのノイズが電源レールの推奨動作条件を超えない限り、アナログ・モジュールの性能低下は起こりません。したがって、通常は、VDDA を別に供給してもあまり利点はありません。ただし、ノイズの改善のために、VDDIO と VDDA の間に π型フィルタを配置することは許容されます。