JAJSE04G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
全般 | ||||||
分解能 | 12 | ビット | ||||
負荷レギュレーション | -1 | 1 | mV/V | |||
グリッチ・エネルギー | 1.5 | V-ns | ||||
電圧出力セトリング時間、フルスケール | 0.3V から 3V への遷移後 2LSB にセトリング | 2 | μs | |||
電圧出力セトリング時間、1/4 フルスケール | 0.3V から 0.75V への遷移後 2LSB にセトリング | 1.6 | µs | |||
電圧出力スルー・レート | 0.3V から 3V へ遷移時のスルーレート | 2.8 | 4.5 | V/µs | ||
負荷過渡セトリング時間(6) | 5kΩ 負荷 | 328 | ns | |||
1kΩ 負荷 | 557 | ns | ||||
リファレンス電圧入力抵抗(2) | VDAC または VREFHI | 160 | 200 | 240 | kΩ | |
TPU | 起動時間 | 外部リファレンス・モード | 500 | µs | ||
内部リファレンス・モード | 5000 | μs | ||||
DC 特性 | ||||||
オフセット | システム・オフセット誤差 | 中点 | -10 | 10 | mV | |
ゲイン | ゲイン誤差(3) | -2.5 | 2.5 | % (対 FSR) | ||
DNL | 微分非直線性(4) | エンドポイント補正 | -1 | ±0.4 | 1 | LSB |
INL | 積分非直線性 | エンドポイント補正 | –5 | ±2 | 5 | LSB |
AC 特性 | ||||||
出力ノイズ | 100Hz~100kHz の積分ノイズ | 600 | μVrms | |||
10kHz でのノイズ密度 | 800 | nVrms /√Hz | ||||
SNR | 信号対雑音比 | 1kHz、200KSPS | 64 | dB | ||
THD | 全高調波歪 | 1kHz、200KSPS | -64.2 | dB | ||
SFDR | スプリアスフリー・ダイナミック・レンジ | 1kHz、200KSPS | 66 | dB | ||
SINAD | 信号対雑音+歪み比 | 1kHz、200KSPS | 61.7 | dB | ||
PSRR | 電源変動除去比(5) | DC | 70 | dB | ||
100kHz | 30 | dB |
正常な機能動作を確保するためには、VDAC ピンを VDDA + 0.3V よりも低く維持する必要があります。VDAC ピンがこのレベルを超えると、ブロッキング回路が動作することがあり、内部で VDAC の値が 0V になって、不正確な DAC 出力が発生する可能性があります。
正常な機能動作を確保するためには、VREFHI ピンを VDDA + 0.3V よりも低く維持する必要があります。VREFHI ピンがこのレベルを超えると、ブロッキング回路が動作することがあり、内部で VREFHI の値が 0V になって、不正確な ADC 変換または DAC 出力が発生する可能性があります。