JAJSGS5Q April 2009 – January 2024 TMS320F28030 , TMS320F28030-Q1 , TMS320F28031 , TMS320F28031-Q1 , TMS320F28032 , TMS320F28032-Q1 , TMS320F28033 , TMS320F28033-Q1 , TMS320F28034 , TMS320F28034-Q1 , TMS320F28035 , TMS320F28035-Q1
PRODUCTION DATA
デバイスは、完全にスタティックな CMOS デバイスです。3 つの低消費電力モードが用意されています。
IDLE: | CPU を低消費電力モードに移行させます。ペリフェラル クロックは選択的にオフにされ、IDLE 中に機能する必要があるペリフェラルのみが動作状態に維持されます。作動中のペリフェラルまたはウォッチドッグ タイマからの有効な割り込みにより、プロセッサは IDLE モードから復帰します。 | |
スタンバイ: | CPU およびペリフェラルへのクロックをオフにします。このモードでは、発振器と PLL は機能しています。外部割り込みイベントによって、プロセッサおよびペリフェラルがウェークアップされます。割り込みイベントを検出した後、次の有効なサイクルで実行が開始されます | |
HALT: | このモードは本デバイスを基本的にシャットダウンし、消費電力が最も低いモードに移行させます。クロック ソースとして内部ゼロ ピン発振器が使われている場合、デフォルトでは HALT モードによってこれらの発振器はオフになります。これらの発振器をシャットダウンしないようにするため、CLKCTL レジスタの INTOSCnHALTI ビットを使うこともできます。このモードでは、このようにゼロ ピン発振器を使って CPU ウォッチドッグをクロック駆動することもできます。クロック ソースとしてオンチップ水晶発振器を使っている場合、このモードではその発振器はシャットダウンされます。リセットまたは外部信号 (GPIO ピン経由) が検出されると、または CPU ウォッチドッグが満了すると、本デバイスはこのモードから復帰します。 |
本デバイスを HALT または STANDBY に遷移させようとする前に、CPU クロック (OSCCLK) とウォッチドッグ クロック ソースを同じクロック ソースによるものにする必要があります。