JAJSGS5Q April 2009 – January 2024 TMS320F28030 , TMS320F28030-Q1 , TMS320F28031 , TMS320F28031-Q1 , TMS320F28032 , TMS320F28032-Q1 , TMS320F28033 , TMS320F28033-Q1 , TMS320F28034 , TMS320F28034-Q1 , TMS320F28035 , TMS320F28035-Q1
PRODUCTION DATA
本デバイスは 1 つの I2C シリアル ポートを備えています。図 7-37 に、本デバイス内の I2C ペリフェラル モジュールの接続図を示します。
I2C モジュールの主な機能は次のとおりです。
I2C の詳細については、『TMS320F2803x リアルタイム マイクロコントローラ テクニカル リファレンス マニュアル』の「I2C (Inter-Integrated Circuit Module)」の章を参照してください。
表 7-33 のレジスタは、I2C ポートの動作を構成および制御します。
名称 | アドレス | EALLOW 保護 | 説明 |
---|---|---|---|
I2COAR | 0x7900 | なし | I2C 独自アドレス レジスタ |
I2CIER | 0x7901 | なし | I2C 割り込みイネーブル レジスタ |
I2CSTR | 0x7902 | なし | I2C ステータス レジスタ |
I2CCLKL | 0x7903 | なし | I2C クロック Low 時間デバイダ レジスタ |
I2CCLKH | 0x7904 | なし | I2C クロック High 時間デバイダ レジスタ |
I2CCNT | 0x7905 | なし | I2C データ カウント レジスタ |
I2CDRR | 0x7906 | なし | I2C データ受信レジスタ |
I2CSAR | 0x7907 | なし | I2C スレーブ アドレス レジスタ |
I2CDXR | 0x7908 | なし | I2C データ送信レジスタ |
I2CMDR | 0x7909 | なし | I2C モード レジスタ |
I2CISRC | 0x790A | なし | I2C 割り込みソース レジスタ |
I2CPSC | 0x790C | なし | I2C プリスケーラ レジスタ |
I2CFFTX | 0x7920 | なし | I2C FIFO 送信レジスタ |
I2CFFRX | 0x7921 | なし | I2C FIFO 受信レジスタ |
I2CRSR | – | なし | I2C 受信シフト レジスタ (CPU からはアクセス不可) |
I2CXSR | – | なし | I2C 送信シフト レジスタ (CPU からはアクセス不可) |