JAJSGS5Q April 2009 – January 2024 TMS320F28030 , TMS320F28030-Q1 , TMS320F28031 , TMS320F28031-Q1 , TMS320F28032 , TMS320F28032-Q1 , TMS320F28033 , TMS320F28033-Q1 , TMS320F28034 , TMS320F28034-Q1 , TMS320F28035 , TMS320F28035-Q1
PRODUCTION DATA
F2803x デバイスは、2 つの独立したゼロ ピン発振器を内蔵しています。デフォルトでは、電源投入時に両方の発振器がオンになり、このとき内部発振器 1 がデフォルトのクロック ソースになります。消費電力を節約するため、未使用の発振器をユーザーがオフにすることもできます。これらの発振器の中心周波数は、それぞれの発振器の調整レジスタによって決定されます。これらのレジスタは、ブート ROM 実行の一部としてキャリブレーション ルーチンで書き込まれます。これらの発振器の詳細については、セクション 6「電気的仕様」を参照してください。