JAJSGS5Q April 2009 – January 2024 TMS320F28030 , TMS320F28030-Q1 , TMS320F28031 , TMS320F28031-Q1 , TMS320F28032 , TMS320F28032-Q1 , TMS320F28033 , TMS320F28033-Q1 , TMS320F28034 , TMS320F28034-Q1 , TMS320F28035 , TMS320F28035-Q1
PRODUCTION DATA
本デバイスは、組込み制御および通信に使用される以下のペリフェラルをサポートしています。
ePWM: | 拡張 PWM ペリフェラルは、独立 / 相補 PWM 生成、調整可能な立ち上がり / 立ち下がりエッジ デッドバンド生成、ラッチ / サイクル単位トリップ機構をサポートしています。一部の PWM ピンは、HRPWM 高分解能デューティおよび周期機能をサポートしています。2803x デバイスが内蔵しているタイプ 1 モジュールは、デッドバンド分解能の向上、SOC および割り込み生成の強化、コンパレータ出力に基づくトリップ機能を含む先進のトリガ機能もサポートしています。 | |
eCAP: | 拡張キャプチャ ペリフェラルは、32 ビットのタイム ベースを使用して、連続 / ワンショット キャプチャ モードで最大 4 つのプログラマブル イベントを登録します。 このペリフェラルは、補助 PWM 信号を生成するように構成することもできます。 |
|
eQEP: | 拡張 QEP ペリフェラルは 32 ビットの位置カウンタを使用しており、キャプチャ ユニットを使用した低速測定と 32 ビット ユニット タイマを使用した高速測定をサポートしています。このペリフェラルは、モーター ストールを検出するためのウォッチドッグ タイマと、QEP 信号の同時エッジ遷移を識別するための入力エラー検出ロジックを備えています。 | |
ADC: | ADC ブロックは 12 ビット コンバータです。デバイスの種類に応じて、最大 16 のシングルエンド チャネルをピンに出すことができます。同時サンプリングのための 2 つのサンプル / ホールド ユニットを備えています。 | |
コンパレータ: | 各コンパレータ ブロックは、1 つのアナログ コンパレータと、そのコンパレータの 1 つの入力に電圧を供給するための 1 つの内部 10 ビット基準電圧で構成されます。 | |
HRCAP: | 高分解能キャプチャ ペリフェラルは、HCCAPCLK でクロック駆動された 16 ビット カウンタを使ってノーマル キャプチャ モードで動作します。または、 テキサス・インスツルメンツが提供するキャリブレーション ライブラリと共に内蔵キャリブレーション ロジックを利用することで高分解能キャプチャ モードで動作します。 |