JAJSGS5Q April 2009 – January 2024 TMS320F28030 , TMS320F28030-Q1 , TMS320F28031 , TMS320F28031-Q1 , TMS320F28032 , TMS320F28032-Q1 , TMS320F28033 , TMS320F28033-Q1 , TMS320F28034 , TMS320F28034-Q1 , TMS320F28035 , TMS320F28035-Q1
PRODUCTION DATA
本デバイスは最大 8K × 16 のシングル アクセス RAM を内蔵しています。特定のデバイスの正確なサイズを確認するには、デバイス固有のメモリ マップ図 (セクション 7.2) を参照してください。このブロックは、プログラム空間とデータ空間の両方に割り当てられています。ブロック L0 のサイズは 2K であり、プログラムとデータの両方の空間に二重に割り当てられています。ブロック L1 と L2 はどちらも 1K のサイズであり、CLA と共有されています。この CLA はこれらのブロックをデータ空間用として利用できます。ブロック L3 は 4K (28031 デバイスでは 2K) のサイズであり、CLA と共有されています。この CLA はこれらのブロックをプログラム空間用として利用できます。DPSARAM とは、これらのブロックのデュアル ポート構成を指します。