JAJSEZ6K August 2014 – February 2024 TMS320F28374S , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376S , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378S , TMS320F28379S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
最小値 | 最大値 | 単位 | ||
---|---|---|---|---|
モード 0 | ||||
tc(SDC)M0 | サイクル時間、SDx_Cy | 40 | 256 * SYSCLK 周期 | ns |
tw(SDCH)M0 | パルス幅、SDx_Cy HIGH | 10 | tc(SDC)M0 - 10 | ns |
tsu(SDDV-SDCH)M0 | セットアップ時間、SDx_Dy 有効から SDx_Cy が HIGH になるまで | 5 | ns | |
th(SDCH-SDD)M0 | ホールド時間、SDx_Cy が HIGH になった後 SDx_Dy の保持期間 | 5 | ns | |
モード 1 | ||||
tc(SDC)M1 | サイクル時間、SDx_Cy | 80 | 256 * SYSCLK 周期 | ns |
tw(SDCH)M1 | パルス幅、SDx_Cy HIGH | 10 | tc(SDC)M1 - 10 | ns |
tsu(SDDV-SDCL)M1 | セットアップ時間、SDx_Dy 有効から SDx_Cy が LOW になるまで | 5 | ns | |
tsu(SDDV-SDCH)M1 | セットアップ時間、SDx_Dy 有効から SDx_Cy が HIGH になるまで | 5 | ns | |
th(SDCL-SDD)M1 | ホールド時間、SDx_Cy が LOW になった後 SDx_Dy の保持期間 | 5 | ns | |
th(SDCH-SDD)M1 | ホールド時間、SDx_Cy が HIGH になった後 SDx_Dy の保持期間 | 5 | ns | |
モード 2 | ||||
tc(SDD)M2 | サイクル時間、SDx_Dy | 8 * tc(SYSCLK) | 20 * tc(SYSCLK) | ns |
tw(SDDH)M2 | パルス幅、SDx_Dy HIGH | 10 | ns | |
tw(SDD_LONG_KEEPOUT)M2 | SDx_Dy の長いパルス持続時間の禁止領域。長いパルスは、ここに記載されている最小値または最大値の範囲内になってはいけません。 長いパルスは、マンチェスター ビット クロック周期の全幅に相当する HIGH または LOW パルスと定義されます。 この要件は、8 ~ 20 のいずれかの整数に対して満たす必要があります。 | (N * tc(SYSCLK)) – 0.5 | (N * tc(SYSCLK)) + 0.5 | ns |
tw(SDD_SHORT)M2 | SDx_Dy の短いパルス持続時間。HIGH または LOW パルス (SDD_SHORT_H または SDD_SHORT_L)。 短いパルスは、マンチェスター ビット クロック周期の半分の幅に相当する HIGH または LOW パルスと定義されます。 | tw(SDD_LONG) / 2 – tc(SYSCLK) | tw(SDD_LONG) / 2 + tc(SYSCLK) | ns |
tw(SDD_LONG_DUTY)M2 | SDx_Dy の長いパルスの変動 (SDD_LONG_H – SDD_LONG_L) | – tc(SYSCLK) | tc(SYSCLK) | ns |
tw(SDD_SHORT_DUTY)M2 | SDx_Dy の短いパルスの変動 (SDD_SHORT_H – SDD_SHORT_L) | – tc(SYSCLK) | tc(SYSCLK) | ns |
モード 3 | ||||
tc(SDC)M3 | サイクル時間、SDx_Cy | 40 | 256 * SYSCLK 周期 | ns |
tw(SDCH)M3 | パルス幅、SDx_Cy HIGH | 10 | tc(SDC)M3 - 5 | ns |
tsu(SDDV-SDCH)M3 | セットアップ時間、SDx_Dy 有効から SDx_Cy が HIGH になるまで | 5 | ns | |
th(SDCH-SDD)M3 | ホールド時間、SDx_Cy が HIGH になった後 SDx_Dy の保持期間 | 5 | ns |
SDFM クロック入力 (SDx_Cy ピン) は、GPIO 入力同期が存在しないとき、SDFM モジュールに直接クロックを供給します。これらの入力でグリッチやリンギング ノイズが発生すると、SDFM モジュールが誤動作する可能性があります。SDFM タイミング要件を満たすクリーンでノイズのない信号を確保するために、これらの信号には特別な措置を取る必要があります。クロック ドライバのインピーダンス ミスマッチによるリンギングに備える直列終端や、他のノイズの多い信号からの配線間隔などに注意することを推奨します。
詳細については、『TMS320F2837xS リアルタイム MCU シリコン エラッタ』 に掲載されている「SDFM:マンチェスター モード (モード 2) においていくつかの条件で正しいフィルタ結果が得られない」のアドバイザリを参照してください。