JAJSEZ6K August 2014 – February 2024 TMS320F28374S , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376S , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378S , TMS320F28379S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
このデバイスの ADC は、逐次比較型 (SAR) 形式の ADC であり、16 ビットまたは 12 ビットの分解能を選択できます。複数の ADC モジュールがあり、同時サンプリングが可能です。ADC ラッパーは、変換開始 (SOC) をベースにしています ( TMS320F2837xS リアルタイム マイクロコントローラ テクニカル リファレンス マニュアル』 の「SOC 動作原理」セクションを参照)。
各 ADC には次のような特長があります。
図 6-34に、ADC モジュールのブロック図を示します。