JAJSEZ6K August 2014 – February 2024 TMS320F28374S , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376S , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378S , TMS320F28379S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 7-9 に、各バス マスタからペリフェラルおよび構成レジスタへのアクセス性に関する全体的な概観を示します。ペリフェラル フレーム 1 または 2 内のペリフェラルはすべてグループとして、該当するセカンダリ マスタにマップされます (SPI が CPU1.DMA に割り当てられていれば、McBSP も CPU1.DMA に割り当てられます)。
ペリフェラル (バス アクセス タイプ別) | CPU1.DMA | CPU1.CLA1 | CPU1 |
---|---|---|---|
ペリフェラル フレーム 1: | Y | Y | Y |
ペリフェラル フレーム 2:
| Y | Y | Y |
SCI | Y | ||
I2C | Y | ||
CAN | Y | ||
ADC構成 | Y | Y | |
EMIF1 | Y | Y | |
EMIF2 | Y | Y | |
USB | Y | ||
デバイス機能、ペリフェラル リセット、ペリフェラル CPU 選択 | Y | ||
GPIO ピンのマッピングおよび構成 | Y | ||
アナログ システム制御 | Y | ||
uPP メッセージ RAM | Y | Y | |
リセット構成 | Y | ||
クロックおよび PLL 構成 | Y | ||
システム構成 (WD、NMIWD、LPM、ペリフェラル クロック ゲーティング) | Y | ||
フラッシュ構成 | Y | ||
CPU タイマ | Y | ||
DMA および CLA トリガ ソース選択 | Y | ||
GPIO データ(2) | Y | Y | |
ADC 変換結果 | Y | Y | Y |