JAJSU33A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
F28P55x デバイスのすべての揮発性メモリ (RAM および ROM) は、読み取りと書き込みの両方に対して 0 ウェイト状態であるため、メモリは SYSCLK と同じ速度で動作します。表 6-7 および 表 6-8 に、本デバイスのさまざまな RAM インスタンスの特性を示します。
RAM のタイプ | サイズ | フェッチ時間 (1) (サイクル) | 読み取り時間 (1) (サイクル) | 保存時間 (サイクル) | バス幅 | 使用可能なバスの数 | 待機状態の数 | バースト アクセス |
---|---|---|---|---|---|---|---|---|
LS RAM | 64KB | 2 | 2 | 1 | 16 / 32 ビット | 2 | 0 | なし |
M0 | 2KB | 2 | 2 | 1 | 16 / 32 ビット | 1 | 0 | なし |
M1 | 2KB | 2 | 2 | 1 | 16 / 32 ビット | 1 | 0 | なし |
GS RAM | 64KB | 2 | 2 | 1 | 16 / 32 ビット | 3 | 0 | なし |
CLA から CPU へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 2 | 0 | なし |
CPU から CLA へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 2 | 0 | なし |
CLA から DMA へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 3 | 0 | なし |
DMA から CLA へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 3 | 0 | なし |
RAM のタイプ | サイズ | フェッチ時間 (1) (サイクル) | 読み取り時間 (1) (サイクル) | 保存時間 (サイクル) | バス幅 | 使用可能なバスの数 | 待機状態の数 | バースト アクセス |
---|---|---|---|---|---|---|---|---|
LS RAM | 64KB | 2 | 2 | 1 | 16 / 32 ビット | 2 | 0 | なし |
M0 | 2KB | 2 | 2 | 1 | 16 / 32 ビット | 1 | 0 | なし |
M1 | 2KB | 2 | 2 | 1 | 16 / 32 ビット | 1 | 0 | なし |
GS RAM | 32KB | 2 | 2 | 1 | 16 / 32 ビット | 2 | 0 | なし |
CLA から CPU へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 2 | 0 | なし |
CPU から CLA へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 2 | 0 | なし |
CLA から DMA へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 3 | 0 | なし |
DMA から CLA へのメッセージ RAM | 256B | 2 | 2 | 1 | 16 / 32 ビット | 3 | 0 | なし |