JAJSU33A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
「リセット信号」表に、各種のリセット信号と、デバイスへの影響をまとめます。
リセット ソース | CPU コアのリセット (C28x、FPU、TMU) |
ペリフェラルの リセット |
JTAG / デバッグ ロジックのリセット | IO | XRS 出力 |
---|---|---|---|---|---|
POR | あり | あり | あり | ハイ インピーダンス | あり |
BOR | あり | あり | あり | ハイ インピーダンス | あり |
XRS ピン | あり | あり | なし | ハイ インピーダンス | - |
WDRS | あり | あり | なし | ハイ インピーダンス | あり |
NMIWDRS | あり | あり | なし | ハイ インピーダンス | あり |
SYSRS (デバッガ リセット) | あり | あり | なし | ハイ インピーダンス | なし |
SCCRESET | あり | あり | なし | ハイ インピーダンス | なし |
SIMRESET.XRS | あり | あり | なし | ハイ インピーダンス | あり |
SIMRESET.CPU1RS | あり | あり | なし | ハイ インピーダンス | なし |
パラメータ th(boot-mode) は、これらのソースから開始されたいずれのリセットにも対応する必要があります。
『TMS320F28P55x リアルタイム・マイクロコントローラ・テクニカル・リファレンス・マニュアル』の「システム制御」の章にある「リセット」セクションを参照してください。
一部のリセット ソースはデバイスによって内部で駆動されます。これらのソースの一部は XRSn を LOW に駆動します。これを使って、ブート ピンを駆動する他のデバイスをディセーブルにします。SCCRESET およびデバッガのリセット ソースは、XRSn を駆動しません。したがって、ブート モードに使用されるピンが、システム内の他のデバイスによってアクティブに駆動されないようにする必要があります。ブート構成には、OTP によってブート ピンを変更する機能があります。