JAJSU33A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
最小値 | 公称値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
f(SYSCLK) | 周波数、デバイス (システム) クロック | 2 | 150 | MHz | |
tc(SYSCLK) | 周期、デバイス (システム) クロック | 6.67 | 500 | ns | |
f(INTCLK) | 周波数、システム PLL が VCO に移行 (REFDIV 後) | 2 | 20 | MHz | |
f(VCOCLK) | 周波数、システム PLL は VCO (ODIV 前) | 220 | 600 | MHz | |
f(PLLRAWCLK) | 周波数、システム PLL 出力 (SYSCLK 分周器より前) | 6 | 300 | MHz | |
f(PLL) | 周波数、PLLSYSCLK | 2 | 150 | MHz | |
f(PLL_LIMP) | 周波数、PLL のリンプ周波数(1) | 45/(ODIV + 1) | MHz | ||
f(LSP) | 周波数、LSPCLK | 2 | 150 | MHz | |
tc(LSPCLK) | 周期、LSPCLK | 6.67 | 500 | ns | |
f(OSCCLK) | 周波数、OSCCLK (INTOSC1 または INTOSC2 または XTAL または X1) | それぞれのクロックを参照 | MHz | ||
f(EPWM) | 周波数、EPWMCLK | 150 | MHz | ||
f(HRPWM) | 周波数、HRPWMCLK | 60 | 150 | MHz | |
f(NPU) | 周波数、NPUCLK | 37.5 | 75 | MHz |