JAJSU33A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
番号 | パラメータ (1)(2)(4) | (BRR + 1)(3) | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
全般 | ||||||
1 | tc(SPC)M | サイクル時間、SPICLK | 偶数 | 4tc(LSPCLK) | 128tc(LSPCLK) | ns |
奇数 | 5tc(LSPCLK) | 127tc(LSPCLK) | ||||
2 | tw(SPC1)M | パルス幅、SPICLK、最初のパルス | 偶数 | 0.5tc(SPC)M - 1 | 0.5tc(SPC)M + 1 | ns |
奇数 | 0.5tc(SPC)M + 0.5tc(LSPCLK) - 1 | 0.5tc(SPC)M + 0.5tc(LSPCLK) + 1 | ||||
3 | tw(SPC2)M | パルス幅、SPICLK、2 番目のパルス | 偶数 | 0.5tc(SPC)M - 1 | 0.5tc(SPC)M + 1 | ns |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 1 | 0.5tc(SPC)M - 0.5tc(LSPCLK) + 1 | ||||
23 | td(SPC)M | 遅延時間、SPIPTE 有効から SPICLK まで | 偶数 | 1.5tc(SPC)M - 3tc(SYSCLK) - 3 | 1.5tc(SPC)M - 3tc(SYSCLK) + 3 | ns |
奇数 | 1.5tc(SPC)M - 4tc(SYSCLK) - 3 | 1.5tc(SPC)M - 4tc(SYSCLK) + 3 | ||||
23 | td(SPC)M | 遅延時間、SPIPTE 有効から SPICLK まで (PMBUS と多重化されたピン GPIO2、3、9、または 32 での使用時) | 偶数 | 1.5tc(SPC)M - 3tc(SYSCLK) - 4 | 1.5tc(SPC)M - 3tc(SYSCLK) + 3 | ns |
奇数 | 1.5tc(SPC)M - 4tc(SYSCLK) - 4 | 1.5tc(SPC)M - 4tc(SYSCLK) + 3 | ||||
23 | td(SPC)M | 遅延時間、SPIPTE 有効から SPICLK まで (USB と多重化されたピン GPIO23 または GPIO41 での使用時) | 偶数 | 1.5tc(SPC)M - 3tc(SYSCLK) - 3 | 1.5tc(SPC)M - 3tc(SYSCLK) + 5.5 | ns |
奇数 | 1.5tc(SPC)M - 4tc(SYSCLK) - 3 | 1.5tc(SPC)M - 4tc(SYSCLK) + 5.5 | ||||
24 | tv(STE)M | 有効時間、SPICLK から SPIPTE 無効まで | 偶数 | 0.5tc(SPC)M - 3 | 0.5tc(SPC)M + 3 | ns |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 3 | 0.5tc(SPC)M - 0.5tc(LSPCLK) + 3 | ||||
24 | tv(STE)M | 有効時間、SPICLK から SPIPTE 無効まで (PMBUS と多重化されたピン GPIO2、3、9、または 32 での使用時) | 偶数 | 0.5tc(SPC)M - 4 | 0.5tc(SPC)M + 3 | ns |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 4 | 0.5tc(SPC)M - 0.5tc(LSPCLK) + 3 | ||||
24 | tv(STE)M | 有効時間、SPICLK から SPIPTE 無効まで (USB と多重化されたピン GPIO23 または GPIO41 での使用時) | 偶数 | 0.5tc(SPC)M - 3 | 0.5tc(SPC)M + 5.5 | ns |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 3 | 0.5tc(SPC)M - 0.5tc(LSPCLK) + 5.5 | ||||
高速モード | ||||||
4 | td(PICO)M | 遅延時間、SPICLK から SPIPICO 有効まで | 偶数、奇数 | 1 | ns | |
4 | td(PICO)M | 遅延時間、SPICLK から SPIPICO 有効まで (PMBUS と多重化されたピン GPIO2、3、9、または 32 での使用時) | 偶数、奇数 | 2 | ns | |
5 | tv(PICO)M | 有効時間、SPICLK 後の SPIPICO が有効な期間 | 偶数 | 0.5tc(SPC)M - 3 | ns | |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 3 | |||||
5 | tv(PICO)M | 有効時間、SPICLK 後の SPIPICO が有効な期間 (PMBUS と多重化されたピン GPIO2、3、9、または 32 での使用時) | 偶数 | 0.5tc(SPC)M - 4.5 | ns | |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 4.5 | |||||
通常モード | ||||||
4 | td(PICO)M | 遅延時間、SPICLK から SPIPICO 有効まで | 偶数、奇数 | 2 | ns | |
5 | tv(PICO)M | 有効時間、SPICLK 後の SPIPICO が有効な期間 | 偶数 | 0.5tc(SPC)M - 3 | ns | |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 3 | |||||
5 | tv(PICO)M | 有効時間、SPICLK 後の SPIPICO が有効な期間 (PMBUS と多重化されたピン GPIO2、3、9、または 32 での使用時) | 偶数 | 0.5tc(SPC)M - 4.5 | ns | |
奇数 | 0.5tc(SPC)M - 0.5tc(LSPCLK) - 4.5 |