JAJSQP3D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 |
|---|---|---|---|---|---|
| 総則 | |||||
| ADCCLK 変換サイクル | 200MHz SYSCLK | 10.1 | 11 | ADCCLK | |
| パワーアップ時間 | 外部リファレンス モード | 500 | µs | ||
| 内部リファレンス モード | 5000 | µs | |||
| 内部リファレンス モード、2.5V レンジと 3.3V レンジの間で切り替える場合。 | 5000 | µs | |||
| VREFHI 入力電流 (1) | 130 | µA | |||
| 内部リファレンス コンデンサの値 (2) | 2.2 | μF | |||
| 外部リファレンス コンデンサの値(3) | 2.2 | μF | |||
| DC の特性 | |||||
| ゲイン誤差 (7) | 内部リファレンス | -45 | 45 | LSB | |
| 外部リファレンス | -5 | ±3 | 5 | ||
| オフセット誤差 | -5 | ±2 | 5 | LSB | |
| チャネル間ゲイン誤差 (5) | ±2 | LSB | |||
| チャネル間オフセット誤差 (5) | ±2 | LSB | |||
| ADC 間ゲイン誤差 (6) | すべての ADC で同一の VREFHI および VREFLO | ±4 | LSB | ||
| ADC 間オフセット誤差 (6) | すべての ADC で同一の VREFHI および VREFLO | ±2 | LSB | ||
| DNL 誤差 | >-1 | ±0.5 | 1 | LSB | |
| INL 誤差 | -2 | ±1.0 | 2 | LSB | |
| ADC 間絶縁 | VREFHI = 2.5V、同期 ADC | -1 | 1 | LSB | |
| ADC 間絶縁 | VREFHI = 2.5V、非同期 ADC | 非対応 | LSB | ||
| AC の特性 | |||||
| SNR(4) | VREFHI = 2.5V、fin = 100kHz、X1 からの PLL による SYSCLK | 69.2 | dB | ||
| VREFHI = 2.5V、fin = 100kHz、INTOSC からの PLL による SYSCLK | 64.1 | ||||
| THD(4) | VREFHI = 2.5V、fin = 100kHz、X1 からの PLL による SYSCLK | -81.5 | dB | ||
| SFDR(4) | VREFHI = 2.5V、fin = 100kHz、X1 からの PLL による SYSCLK | 85 | dB | ||
| SINAD(4) | VREFHI = 2.5V、fin = 100kHz、X1 からの SYSCLK | 69.0 | dB | ||
| VREFHI = 2.5V、fin = 100kHz、INTOSC からの SYSCLK | 64.0 | ||||
| ENOB(4) | VREFHI = 2.5V、fin = 100kHz、X1 からの SYSCLK、シングル ADC | 11.2 | ビット | ||
| VREFHI = 2.5V、fin = 100kHz、X1 からの SYSCLK、同期 ADC | 11.2 | ||||
| VREFHI = 2.5V、fin = 100kHz、X1 からの SYSCLK、非同期 ADC | 非対応 | ||||
| PSRR | VDD = DC 1.2V + 100mV DC から 1kHz の正弦波まで |
60 | dB | ||
| VDD = DC 1.2V + 100mV DC から 300kHz の正弦波まで |
57 | ||||
| VDDA = DC 3.3V + 200mV DC から 1kHz の正弦波まで |
60 | ||||
| VDDA = DC 3.3V + 200mV 900kHz の正弦波 |
57 | ||||