JAJSQP3D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| 番号 | パラメータ (1) | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| 1 | tc(TXCLK) | サイクル時間、TXCLK | 16.67 | ns | |
| 2 | tw(TXCLK) | パルス幅、TXCLK LOW または TXCLK HIGH | (0.5tc(TXCLK)) - 1 | (0.5tc(TXCLK)) + 1 | ns |
| 3 | td(TXCLK–TXD) | 遅延時間、TXCLK の立ち上がりまたは立ち下がりから TXD 有効 | (0.25tc(TXCLK)) - 2 | (0.25tc(TXCLK)) + 2 | ns |
| 4 | td(TXCLK) | TX_DLYLINE_CTRL[TXCLK_DLY] = 31 での TXCLK 遅延補償 | 9.95 | 30 | ns |
| 5 | td(TXD0) | TX_DLYLINE_CTRL[TXD0_DLY] = 31 での TXD0 遅延補償 | 9.95 | 30 | ns |
| 6 | td(TXD1) | TX_DLYLINE_CTRL[TXD1_DLY] = 31 での TXD1 遅延補償 | 9.95 | 30 | ns |
| 7 | td(DELAY_ELEMENT) | TXCLK、TXD0、TXD1 の各ディレイ ライン素子の増分遅延 | 0.3 | 1 | ns |