JAJSHS9
August 2019
TMUX1247
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
アプリケーションの例
TMUX1247 のブロック図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics (VDD = 5 V ±10 %), GND = 0 V unless otherwise specified.
6.6
Electrical Characteristics (VDD = 3.3 V ±10 %), GND = 0 V unless otherwise specified.
6.7
Electrical Characteristics (VDD = 1.8 V ±10 %), GND = 0 V unless otherwise specified.
6.8
Electrical Characteristics (VDD = 1.2 V ±10 %), GND = 0 V unless otherwise specified.
6.9
Typical Characteristics
7
Parameter Measurement Information
7.1
On-Resistance
7.2
Off-Leakage Current
7.3
On-Leakage Current
7.4
Transition Time
7.5
Break-Before-Make
7.6
Charge Injection
7.7
Off Isolation
7.8
Crosstalk
7.9
Bandwidth
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Bidirectional Operation
8.3.2
Rail to Rail Operation
8.3.3
1.8 V Logic Compatible Inputs
8.3.4
Fail-Safe Logic
8.4
Device Functional Modes
8.5
Truth Tables
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Input Control for Power Amplifier
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.3
Application Curve
9.2.2
Switchable Operational Amplifier Gain Setting
9.2.2.1
Design Requirements
9.2.2.2
Detailed Design Procedure
9.2.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.1.1
Layout Information
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
ドキュメントの更新通知を受け取る方法
12.3
コミュニティ・リソース
12.4
商標
12.5
静電気放電に関する注意事項
12.6
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DCK|6
MPDS114E
サーマルパッド・メカニカル・データ
発注情報
jajshs9_oa
jajshs9_pm
8.2
Functional Block Diagram
Figure 16.
TMUX1247 Functional Block Diagram