JAJSUX5 June   2024 TMUX1308A-Q1 , TMUX1309A-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Thermal Information: TMUX1308A-Q1
    4. 6.4  Thermal Information: TMUX1309A-Q1
    5. 6.5  Recommended Operating Conditions
    6. 6.6  Electrical Characteristics
    7. 6.7  Logic and Dynamic Characteristics
    8. 6.8  Timing Characteristics
    9. 6.9  Injection Current Coupling
    10. 6.10 Typical Characteristics
  8. Parameter Measurement Information
    1. 7.1  On-Resistance
    2. 7.2  Off-Leakage Current
    3. 7.3  On-Leakage Current
    4. 7.4  Transition Time
    5. 7.5  Break-Before-Make
    6. 7.6  tON(EN) and tOFF(EN)
    7. 7.7  Charge Injection
    8. 7.8  Off Isolation
    9. 7.9  Crosstalk
    10. 7.10 Bandwidth
    11. 7.11 Injection Current Control
  9. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Bidirectional Operation
      2. 8.3.2 Rail-to-Rail Operation
      3. 8.3.3 1.8V Logic Compatible Inputs
      4. 8.3.4 Fail-Safe Logic
      5. 8.3.5 High-Impedance Optimization
      6. 8.3.6 Injection Current Control
        1. 8.3.6.1 TMUX13xxA-Q1 is Powered, Channel is Unselected, and the Input Signal is Greater Than VDD (VDD = 5V, VINPUT = 5.5V)
        2. 8.3.6.2 TMUX13xxA-Q1 is Powered, Channel is Selected, and the Input Signal is Greater Than VDD (VDD = 5V, VINPUT = 5.5V)
        3. 8.3.6.3 TMUX13xxA-Q1 is Unpowered and the Input Signal has a Voltage Present (VDD = 0V, VINPUT = 3V)
    4. 8.4 Device Functional Modes
    5. 8.5 Truth Tables
  10. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Short To Battery Protection
      4. 9.2.4 Application Curve
    3. 9.3 Power Supply Recommendations
    4. 9.4 Layout
      1. 9.4.1 Layout Guidelines
      2. 9.4.2 Layout Example
  11. 10Device and Documentation Support
    1. 10.1 Documentation Support
      1. 10.1.1 Related Documentation
    2. 10.2 Receiving Notification of Documentation Updates
    3. 10.3 サポート・リソース
    4. 10.4 Trademarks
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11Mechanical, Packaging, and Orderable Information
  13. 12Revision History

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TMUX1308A-Q1 および TMUX1309A-Q1 は、汎用の CMOS (相補型金属酸化膜半導体) マルチプレクサ (MUX) です。TMUX1308A-Q1 は 8:1、1 チャネル (シングルエンド) MUX、TMUX1309A-Q1 は 4:1、2 チャネル (差動) MUX です。このデバイスは、ソース (Sx) およびドレイン (Dx) ピンで、GND から VDD までの範囲の双方向アナログおよびデジタル信号をサポートします。

TMUX13xxA-Q1 デバイスは、内部インジェクション電流制御機能を備えています。この機能のおかげで、スイッチを保護し入力信号を電源電圧内に維持するために通常使用される外付けのダイオードおよび抵抗ネットワークは不要です。内部インジェクション電流制御回路により、ディセーブルまたはイネーブルの信号パスで電源電圧を超える信号が許容されます。ディセーブルのチャネルの電圧が VDD を上回っても、イネーブルの信号パスの信号に影響を与えません。また、TMUX13xxA-Q1 デバイスには電源ピンへの内部ダイオード パスがないため、電源ピンに接続された部品が損傷し、または電源レールに意図しない電力が供給される危険性がありません。これらの特長により、入力側の RC ネットワークを低減できます。電流制限抵抗をはるかに小さくでき、ランプ レートに大きな影響を及ぼす可能性があります。

すべてのロジック入力のスレッショルドは 1.8V ロジック互換で、有効な電源電圧で動作していれば、TTL と CMOS の両方のロジックと互換性が保証されます。フェイルセーフ ロジック回路により、電源ピンよりも先に制御ピンに電圧が印加されるため、デバイスへの損傷の可能性が避けられます。

製品情報
部品番号 構成(1) パッケージ (2) 本体サイズ (公称)(3)
TMUX1308A-Q1TMUX1309A-Q1 チャネル 8:1
チャネル 4:1
PW (TSSOP、16) 5mm × 4.4mm
「製品比較」表を参照してください。
詳細については、セクション 11 を参照してください。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
TMUX1308A-Q1 TMUX1309A-Q1 TMUX1308A-Q1 と TMUX1309A-Q1 のブロック図TMUX1308A-Q1TMUX1309A-Q1 のブロック図