JAJSHD1F
April 2014 – May 2019
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
TPD1S514 ファミリの回路保護方式
TPD1S514 ファミリのブロック図
4
改訂履歴
5
Device Comparison Table
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Supply Current Consumption
7.6
Electrical Characteristics EN Pin
7.7
Thermal Shutdown Feature
7.8
Electrical Characteristics nFET Switch
7.9
Electrical Characteristics OVP Circuit
7.10
Electrical Characteristics VBUS_POWER Circuit
7.11
Timing Requirements
7.12
TPD1S514-1 Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Over Voltage Protection on VBUS_CON up to 30 V DC
8.3.2
Precision OVP (< ±1% Tolerance)
8.3.3
Low RON nFET Switch Supports Host and Charging Mode
8.3.4
VBUS_POWER, TPD1S514-1, TPD1S514-2, TPD1S514-3
8.3.5
VBUS_POWER, TPD1S514
8.3.6
Powering the System When Battery is Discharged
8.3.7
±15 kV IEC 61000-4-2 Level 4 ESD Protection
8.3.8
100 V IEC 61000-4-5 µs Surge Protection
8.3.9
Startup and OVP Recovery Delay
8.3.10
Thermal Shutdown
8.4
Device Functional Modes
8.4.1
Operation With VBUS_CON < 3.5 V (Minimum VBUS_CON)
8.4.2
Operation With VBUS_CON > VOVP
8.4.3
OTG Mode
9
Application and Implementation
9.1
Application Information
9.2
Typical Applications
9.2.1
TPD1S514-1 USB 2.0/3.0 Case 1: Always Enabled
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.2.1
VBUS Voltage Range
9.2.1.2.2
Discharged Battery
9.2.1.3
Application Curves
9.2.2
TPD1S514-1 USB 2.0/3.0 Case 2: PMIC Controlled EN
9.2.2.1
Design Requirements
9.2.2.2
Detailed Design Procedure
9.2.2.2.1
VBUS Voltage Range
9.2.2.2.2
PMIC Power Requirement
9.2.2.2.3
Discharged Battery
9.2.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
コミュニティ・リソース
12.2
商標
12.3
静電気放電に関する注意事項
12.4
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
YZ|12
サーマルパッド・メカニカル・データ
発注情報
jajshd1f_oa
jajshd1f_pm
1
特長
V
BUS_CON
で最大 DC 30V の過電圧保護
高精度の OVP (許容誤差 ±1% 未満)
低 R
ON
の nFET スイッチで、ホストおよび充電モードに対応
専用の V
BUS_POWER
ピンにより、デッド・バッテリ状態での柔軟な起動オプションを提供
V
BUS
ラインの過渡保護
IEC 61000-4-2 接触放電 ±15kV
IEC 61000-4-2 エアーギャップ放電 ±15kV
IEC 61000-4-5 開路電圧 100V
高精度のクランプ回路により、V
BUS_SYS
電圧を V
OVP
未満に制限
USB 突入電流に準拠
サーマル・シャットダウン (TSD) 機能