JAJSI85C
June 2013 – December 2019
TPD2E2U06
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
IEC 61000-4-2 Level 4
7.3.2
IO Capacitance
7.3.3
DC Breakdown Voltage
7.3.4
Ultra-Low Leakage Current
7.3.5
Low ESD Clamping Voltage
7.3.6
Industrial Temperature Range
7.3.7
Small Easy-to-Route Package
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Signal Range
8.2.2.2
Operating Frequency
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
商標
11.2
ドキュメントの更新通知を受け取る方法
11.3
サポート・リソース
11.4
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DRL|5
MPDS158F
DCK|3
MPDS295F
サーマルパッド・メカニカル・データ
発注情報
jajsi85c_oa
jajsi85c_pm
10.2
Layout Example
Figure 12.
Routing with DRL Package