JAJSMG9E March 2021 – December 2023 TPS3704
PRODUCTION DATA
パラメータ | 設計要件 | 設計結果 |
---|---|---|
監視対象レール | 公称 3.3VI/O、3.3V の ±8% (デバイス精度を含む) を外れた場合は警告あり、10ms のリセット遅延 | ワースト ケース VIT+(OV) = 3.533V (7.06%) ワースト ケース VIT–(UV) = 3.071V (-6.94%) |
公称 1.2VCORE、1.2V の ±5% (デバイス精度を含む) を外れた場合は警告あり、10ms のリセット遅延 | ワースト ケース VIT+(OV) = 1.2484 V (4.03%) ワースト ケース VIT–(UV) = 1.1524 V (-3.97%) | |
出力ロジック電圧 | 5V CMOS | 5V CMOS |
システム監視の最大消費電流 | 25μA | 5.5µA (最大 15µA) |