JAJST92A
July 2017 – February 2024
TPS3710-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Timing Requirements
5.7
Switching Characteristics
5.8
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Input (SENSE)
6.3.2
Output (OUT)
6.3.3
Immunity to Input-Pin Voltage Transients
6.4
Device Functional Modes
6.4.1
Normal Operation (VDD > UVLO)
6.4.2
Undervoltage Lockout (V(POR) < VDD < UVLO)
6.4.3
Power-On Reset (VDD < V(POR))
7
Application and Implementation
7.1
Application Information
7.1.1
VPULLUP to a Voltage Other Than VDD
7.1.2
Monitoring VDD
7.1.3
Monitoring a Voltage Other Than VDD
7.2
Typical Application
7.2.1
Design Requirements
7.2.2
Detailed Design Procedure
7.2.2.1
Resistor Divider Selection
7.2.2.2
Pullup Resistor Selection
7.2.2.3
Input Supply Capacitor
7.2.2.4
Sense Capacitor
7.2.3
Application Curve
7.3
Do's and Don'ts
7.4
Power-Supply Recommendations
7.5
Layout
7.5.1
Layout Guidelines
7.5.2
Layout Example
8
Device and Documentation Support
8.1
Device Support
8.1.1
Device Nomenclature
8.2
Documentation Support
8.2.1
Related Documentation
8.3
ドキュメントの更新通知を受け取る方法
8.4
サポート・リソース
8.5
Trademarks
8.6
静電気放電に関する注意事項
8.7
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DSE|6
MPDS287A
サーマルパッド・メカニカル・データ
発注情報
jajst92a_oa
jajst92a_pm
2
アプリケーション
車載用システム
組み込みコンピューティング モジュール
DSP、マイクロコントローラ、マイクロプロセッサのアプリケーション
ノート PC およびデスクトップ PC
携帯用およびバッテリ駆動の製品
FPGA および ASIC アプリケーション