JAJS123J
May 2004 – January 2018
TPS51116
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Dissipation Ratings
6.5
Thermal Information
6.6
Electrical Characteristics
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
VDDQ SMPS, Light Load Condition
7.3.2
Low-Side Driver
7.3.3
High-Side Driver
7.3.4
Current Sensing Scheme
7.3.5
PWM Frequency and Adaptive On-Time Control
7.3.6
VDDQ Output Voltage Selection
7.3.7
VTT Linear Regulator and VTTREF
7.3.8
Controling Outputs Using the S3 and S5 Pins
7.3.9
Soft-Start Function and Powergood Status
7.3.10
VDDQ and VTT Discharge Control
7.3.11
Current Protection for VDDQ
7.3.12
Current Protection for VTT
7.3.13
Overvoltage and Undervoltage Protection for VDDQ
7.3.14
Undervoltage Lockout (UVLO) Protection, V5IN (PWP), V5FILT (RGE)
7.3.15
Input Capacitor, V5IN (PWP), V5FILT (RGE)
7.3.16
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
VDDQ SMPS, Dual PWM Operation Modes
7.4.2
Current Mode Operation
7.4.3
D-CAP™ Mode Operation
8
Application and Implementation
8.1
Application Information
8.2
DDR3 Application With Current Mode
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Pin Connections
8.2.2.2
Choose the inductor
8.2.2.3
Choose rectifying (low-side) MOSFET
8.2.2.4
Choose output capacitance
8.2.2.5
Determine f0 and calculate RC
8.2.2.6
Calculate CC2
8.2.2.7
Calculate CC.
8.2.2.8
Determine the value of R1 and R2.
8.2.3
Application Curves
8.3
DDR3 Application With D−CAP™ Mode
8.3.1
Design Requirements
8.3.2
Detailed Design Procedure
8.3.2.1
Pin Connections
8.3.2.2
Choose the Components
8.3.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
RGE|24
PWP|20
サーマルパッド・メカニカル・データ
PWP|20
PPTD027Z
RGE|24
QFND008AA
発注情報
jajs123j_oa
jajs123j_pm
1
特長
同期整流バック・コントローラ(VDDQ)
広い入力電圧範囲: 3.0V~28V
100ns負荷ステップ応答を実現するD−CAP™モード
電流モードを選択することによりセラミック出力コンデンサに対応
S4/S5状態のソフトオフに対応
R
DS(on)
または抵抗による電流検知
2.5V (DDR)、1.8V (DDR2)、
1.5Vまでの可変(DDR3)、1.35V (DDR3L)、1.2V (LPDDR3およびDDR4)または
出力範囲0.75V~3.0V
パワー・グッド、過電圧保護、低電圧保護機能
3A LDO (VTT)、バッファ付き基準電圧(VREF)
3Aのシンク/ソース可能
電力損失の最適化に利用可能なLDO入力
最小出力容量20µF (セラミック)
低ノイズ、バッファ付きの10mA出力電流
精度±20mV (VREF/VTT)
ハイ・インピーダンス(S3)およびソフトオフ(S4/S5)に対応
サーマル・シャットダウン