JAJSMF8
june 2021
TPS53689
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
Revision History
5
Device and Documentation Support
5.1
Documentation Support
5.1.1
Related Documentation
5.2
ドキュメントの更新通知を受け取る方法
5.3
サポート・リソース
5.4
Trademarks
5.5
静電気放電に関する注意事項
5.6
用語集
6
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSB|40
MPQF185C
サーマルパッド・メカニカル・データ
発注情報
jajsmf8_oa
1
特長
入力電圧範囲:4.5V~17V
出力電圧範囲:0.25V~5.5V
N + M の位相構成に対応するデュアル出力 (N+M ≤
8
、M ≤
4
)
PSYS サポートに準拠した
Intel®
VR14 SVID
VR13.HC/VR13.0 SVID と下位互換性あり
NVM フォルト・ステータスの自動ログ
Fast-Vmode 性能を向上させるための動的電流制限
テキサス・インスツルメンツの
NexFET™
電力段との完全な互換性による高密度ソリューション
D-CAP+ 制御の強化により、優れた過渡性能と優れた動的電流共有を実現
プログラム可能なスレッショルドによる動的な位相シェディングで軽負荷時および重負荷時の効率を最適化
不揮発性メモリ (NVM) により設定可能なため外付け部品点数が少ない
高精度で調整可能な適応型電圧配置 (Avp、負荷ライン) をサポート
個別の位相単位 IMON 較正、マルチスロープ・ゲイン較正によりシステム精度を向上。
高速な位相加算による過渡アンダーシュート低減
プログラム可能なタイムアウトによるダイオード・ブレーキにより、過渡オーバーシュートを低減
特許申請中の
AutoBalance™
電流共有
位相単位のバレー電流制限 (OCL) をプログラム可能
電圧、電流、電力、温度、フォルト状態の遠隔測定に対応する
PMBus™
v1.3.1 システム・インターフェイス
PMBus からプログラム可能なループ補償
ドライバ不要の構成による効率的な高周波数のスイッチング
5.00 mm × 5.00 mm
、
40
ピン、QFN パッケージ