JAJSR68
September 2023
TPS53689T
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device and Documentation Support
5.1
Documentation Support
5.2
ドキュメントの更新通知を受け取る方法
5.3
サポート・リソース
5.4
Trademarks
5.5
静電気放電に関する注意事項
5.6
用語集
6
Mechanical, Packaging, and Orderable Information
6.1
Package Option Addendum
6.2
Packaging Information
6.3
Tape and Reel Information
7
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSB|40
MPQF185C
サーマルパッド・メカニカル・データ
発注情報
jajsr68_oa
1
特長
入力電圧範囲:4.5V~17V
出力電圧範囲:0.25V~5.5V
N+M の位相構成に対応するデュアル出力 (N+M ≤
8
、M ≤
4
)
トランスインダクタ電圧レギュレータ (TLVR) トポロジ対応で L
C
開放 / 短絡保護を内蔵
テキサス・インスツルメンツのスマート電力段と完全に互換性あり
電圧源と電流源の IMON 電力段をサポートし、1kΩ の抵抗を内蔵
従来型 (レガシー・モード) とリンプ・モードの電力段フォルト識別をサポート
12 インチ以上のパターン長を持つデュアル・サイドの電源供給をサポート
PSYS サポートに準拠した
Intel®
VR14 SVID
VR13.HC/VR13.0 SVID と下位互換性あり
NVM フォルト・ステータスの自動ログ
D-CAP+ 制御の強化により、優れた過渡性能と優れた動的電流共有を実現
プログラム可能なスレッショルドによる動的な位相シェディングで軽負荷時および重負荷時の効率を最適化
不揮発性メモリ (NVM) により設定可能なため外付け部品点数が少ない
個別の位相単位 IMON 較正、マルチスロープ・ゲイン較正によりシステム精度を向上
プログラム可能なタイムアウトによるダイオード・ブレーキにより、過渡オーバーシュートを低減
位相単位のバレー電流制限 (OCL) をプログラム可能
電圧、電流、電力、温度、フォルト状態の遠隔測定に対応する
PMBus™
v1.3.1 システム・インターフェイス
PMBus からプログラム可能なループ補償
5.00 mm × 5.00mm
の
40
ピン QFN パッケージ