デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
TPS54620は熱特性の優れた3.50mm×3.50mmのQFNパッケージで供給される、完全な機能を備えた17V、6Aの同期整流降圧型コンバータです。高い効率とハイサイドおよびローサイドMOSFETの内蔵により、小型の設計に最適化されています。電流モード制御による部品数の削減と、高いスイッチング周波数によるインダクタの占有面積削減により、さらに容積を節約できます。
出力電圧のスタートアップ・ランプはSS/TRピンにより制御されるため、スタンドアロンの電源またはトラッキング状況で動作できます。イネーブルおよびオープン・ドレインのパワー・グッド・ピンを適切に構成することにより、電源シーケンシングも可能です。
ハイサイドFETにサイクル単位の電流制限を適用することで、過負荷状況からデバイスを保護し、ローサイドのソース電流制限により電流暴走を防止して、さらに保護が強化されています。また、ローサイドのシンク電流制限によりローサイドMOSFETをオフにすることで、過度な逆方向電流を防止します。ダイの温度がサーマル・シャットダウン温度を超えると、サーマル・シャットダウンにより部品がディセーブルになります。
型番 | パッケージ | 本体サイズ(公称) |
---|---|---|
TPS54620 | VQFN (14) | 3.50mm×3.50mm |
Changes from E Revision (June 2016) to F Revision
Changes from D Revision (October 2014) to E Revision
Changes from C Revision (April 2011) to D Revision
Changes from B Revision (October 2010) to C Revision
Changes from A Revision (January 2010) to B Revision
Changes from * Revision (May 2009) to A Revision
PIN | I/O(1) | DESCRIPTION | |
---|---|---|---|
NAME | NO. | ||
RT/CLK | 1 | I | Automatically selects between RT mode and CLK mode. An external timing resistor adjusts the switching frequency of the device; in CLK mode, the device synchronizes to an external clock. |
GND | 2, 3 | G | Return for control circuitry and low-side power MOSFET. |
PVIN | 4, 5 | P | Power input. Supplies the power switches of the power converter. |
VIN | 6 | P | Supplies the control circuitry of the power converter. |
VSENSE | 7 | I | Inverting input of the gm error amplifier. |
COMP | 8 | O | Error amplifier output, and input to the output switch current comparator. Connect frequency compensation to this pin. |
SS/TR | 9 | O | Slow-start and tracking. An external capacitor connected to this pin sets the internal voltage reference rise time. The voltage on this pin overrides the internal reference. It can be used for tracking and sequencing. |
EN | 10 | I | Enable pin. Float to enable. Adjust the input undervoltage lockout with two resistors. |
PH | 11, 12 | O | Switch node. |
BOOT | 13 | I | A bootstrap cap is required between BOOT and PH. The voltage on this cap carries the gate drive voltage for the high-side MOSFET. |
PWRGD | 14 | G | Power Good fault pin. Asserts low if output voltage is low because of thermal shutdown, dropout, over-voltage, EN shutdown, or during slow start. |
Exposed Thermal PAD | 15 | G | Thermal pad of the package and signal ground and it must be soldered down for proper operation. |