JAJSEU1B
November 2017 – May 2018
TPS62821
,
TPS62822
,
TPS62823
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーションの回路図
効率と出力電流との関係
4
改訂履歴
5
Device Comparison Table
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Enable / Shutdown and Output Discharge
8.3.2
Soft-Start
8.3.3
Power Good (PG)
8.3.4
Undervoltage Lockout (UVLO)
8.3.5
Thermal Shutdown
8.4
Device Functional Modes
8.4.1
Pulse Width Modulation (PWM) Operation
8.4.2
Power Save Mode (PSM) Operation
8.4.3
Minimum Duty Cycle and 100% Mode Operation
8.4.4
Current Limit and Short Circuit Protection
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Custom Design With WEBENCH® Tools
9.2.2.2
Setting the Adjustable Output Voltage
9.2.2.3
Output Filter Selection
9.2.2.4
Inductor Selection
9.2.2.5
Output Capacitor Selection
9.2.2.6
Input Capacitor Selection
9.2.2.7
Feed-forward Capacitor Selection
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
デベロッパー・ネットワークの製品に関する免責事項
12.2
関連リンク
12.3
ドキュメントの更新通知を受け取る方法
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DLC|8
MPSS103A
サーマルパッド・メカニカル・データ
DLC|8
QFND578
発注情報
jajseu1b_oa
9.2.2
Detailed Design Procedure