JAJSDT9A
September 2017 – July 2018
TPS63710
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
標準アプリケーション
VOUT = -1.8V時の効率と出力電流との関係
4
改訂履歴
5
Pin Configuration and Functions
Table 1.
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Low Noise Reference System
7.3.2
Duty Cycle
7.3.3
Enable
7.3.4
Undervoltage Lockout
7.3.5
Thermal Shutdown
7.3.6
Power Good Output
7.4
Device Functional Modes
7.4.1
Soft-Start
7.4.2
VOUT Discharge
7.4.3
Current Limit
7.4.4
CCP Capacitor Precharge
7.4.5
PWM Operation
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Custom Design With WEBENCH® Tools
8.2.2.2
Setting the Output Voltage
8.2.2.3
Inductor Selection
8.2.2.4
Capacitor Selection
8.2.2.4.1
CCP Capacitor
8.2.2.4.2
Input Capacitor
8.2.2.4.3
Output Capacitor
8.2.3
Application Curves
8.2.3.1
Parameter Measurement Information
8.3
System Examples
8.3.1
Typical Application for Powering the Negative Rail of a Gallium Nitride (GaN) Power Amplifier
8.3.2
Typical Application for Powering the Negative Rail of an ADC or DAC
8.3.3
Typical Application for Laser Diode Bias
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
WEBENCH®ツールによるカスタム設計
11.1.2
デベロッパー・ネットワークの製品に関する免責事項
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DRR|12
MPSS085A
サーマルパッド・メカニカル・データ
DRR|12
PPTD337
発注情報
jajsdt9a_oa
jajsdt9a_pm
8.2.2
Detailed Design Procedure