JAJSHB5C
May 2019 – April 2020
TPS7B81-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーションの回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Device Enable (EN)
7.3.2
Undervoltage Shutdown
7.3.3
Current Limit
7.3.4
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
Operation With VIN Lower Than 3 V
7.4.2
Operation With VIN Larger Than 3 V
8
Application and Implementation
8.1
Application Information
8.1.1
Power Dissipation
8.1.1.1
Estimating Junction Temperature
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Input Capacitor
8.2.2.2
Output Capacitor
8.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
サポート・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DRV|6
MPDS216E
DGN|8
MPDS046G
KVU|5
MPSF019
サーマルパッド・メカニカル・データ
DRV|6
QFND087M
DGN|8
PPTD362A
KVU|5
QFND405
発注情報
jajshb5c_oa
jajshb5c_pm
8.2.3
Application Curve
Figure 32.
TPS7B81-Q1 Power-Up Waveform (5 V)