JAJSPL2 October   2024 TPSM82916

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Typical Characteristics
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Feature Description
      1. 6.3.1  Smart Config (S-CONF)
      2. 6.3.2  Device Enable (EN/SYNC)
      3. 6.3.3  Device Synchronization (EN/SYNC)
      4. 6.3.4  Spread Spectrum Modulation
      5. 6.3.5  Output Discharge
      6. 6.3.6  Undervoltage Lockout (UVLO)
      7. 6.3.7  Power-Good Output
      8. 6.3.8  Noise Reduction and Soft-Start Capacitor (NR/SS)
      9. 6.3.9  Current Limit and Short-Circuit Protection
      10. 6.3.10 Thermal Shutdown
    4. 6.4 Device Functional Modes
      1. 6.4.1 Fixed Frequency Pulse Width Modulation
      2. 6.4.2 Low Duty Cycle Operation
      3. 6.4.3 High Duty Cycle Operation (100% Duty Cycle)
      4. 6.4.4 Second Stage L-C Filter Compensation (Optional)
  8. Application and Implementation
    1. 7.1 Application Information
    2. 7.2 Typical Applications
      1. 7.2.1 Design Requirements
      2. 7.2.2 Detailed Design Procedure
        1. 7.2.2.1 Custom Design With WEBENCH® Tools
        2. 7.2.2.2 External Component Selection
          1. 7.2.2.2.1 Switching Frequency Selection
          2. 7.2.2.2.2 Output Capacitor Selection
          3. 7.2.2.2.3 Ferrite Bead Selection for Second L-C Filter
          4. 7.2.2.2.4 Input Capacitor Selection
          5. 7.2.2.2.5 Setting the Output Voltage
          6. 7.2.2.2.6 NR/SS Capacitor Selection
    3. 7.3 Power Supply Recommendations
    4. 7.4 Layout
      1. 7.4.1 Layout Guidelines
      2. 7.4.2 Layout Example
  9. Device and Documentation Support
    1. 8.1 Device Support
      1. 8.1.1 サード・パーティ製品に関する免責事項
      2. 8.1.2 Development Support
        1. 8.1.2.1 Custom Design With WEBENCH® Tools
    2. 8.2 Documentation Support
      1. 8.2.1 Related Documentation
    3. 8.3 ドキュメントの更新通知を受け取る方法
    4. 8.4 サポート・リソース
    5. 8.5 Trademarks
    6. 8.6 静電気放電に関する注意事項
    7. 8.7 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
  • VCE|16
サーマルパッド・メカニカル・データ
発注情報

概要

TPSM8291xデバイスは、高効率、低ノイズ、低リップルの電流モード同期整流降圧モジュールのファミリです。これらのデバイスは、通常はポスト レギュレーションに LDO を使用するような、ノイズの影響を受けやすいアプリケーション (たとえば、高速 ADC、クロックおよびジッタ クリーナ、シリアライザ、デシリアライザ、レーダー) 向けに設計されています。

出力電圧リップルを低減するため、本デバイスのループ補償は、オプションの 2 段目フェライト ビーズ L-C フィルタを使用して動作するように設計されています。NR/SS ピンに接続されたコンデンサで内部基準電圧をフィルタ処理することで、低ノイズ LDO と同様の低い周波数ノイズ レベルをさらに達成しています。これらの機能を組み合わせることで、出力電圧リップルを 10μVRMS 未満に抑えることができます。

本デバイスは 2.2MHz、1.4MHz または 1MHz の固定スイッチング周波数で動作し、外部クロックにも同期できます。オプションのスペクトラム拡散変調方式を使用すると、DC/DC スイッチング周波数をより広い範囲にわたって拡散できるため、ミキシング スプリアスを低減できます。

製品情報
型番出力電流パッケージ(1)パッケージ サイズ(2)
TPSM829166AVCE (QFN-FCMOD、16)4.7mm × 4.0mm

TPSM82914(3)

4.5A
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
製品プレビュー情報 (事前情報ではありません)。
TPSM82916 出力ノイズと周波数との関係出力ノイズと周波数との関係
TPSM82916 代表的なアプリケーション代表的なアプリケーション