JAJSEW6B
February 2018 – February 2024
UCC21222
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Power Ratings
5.6
Insulation Specifications
5.7
Safety-Related Certifications
5.8
Safety-Limiting Values
5.9
Electrical Characteristics
5.10
Switching Characteristics
5.11
Thermal Derating Curves
5.12
Typical Characteristics
6
Parameter Measurement Information
6.1
Minimum Pulses
6.2
Propagation Delay and Pulse Width Distortion
6.3
Rising and Falling Time
6.4
Input and Disable Response Time
6.5
Programmable Dead Time
6.6
Power-Up UVLO Delay to OUTPUT
6.7
CMTI Testing
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
VDD, VCCI, and Undervoltage Lock Out (UVLO)
7.3.2
Input and Output Logic Table
7.3.3
Input Stage
7.3.4
Output Stage
7.3.5
Diode Structure in the UCC21222
7.4
Device Functional Modes
7.4.1
Disable Pin
7.4.2
Programmable Dead Time (DT) Pin
7.4.2.1
DT Pin Tied to VCCI or DT Pin Left Open
7.4.2.2
Connecting a Programming Resistor between DT and GND Pins
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Custom Design With WEBENCH® Tools
8.2.2.2
Designing INA/INB Input Filter
8.2.2.3
Select Dead Time Resistor and Capacitor
8.2.2.4
Select External Bootstrap Diode and its Series Resistor
8.2.2.5
Gate Driver Output Resistor
8.2.2.6
Estimating Gate Driver Power Loss
8.2.2.7
Estimating Junction Temperature
8.2.2.8
Selecting VCCI, VDDA/B Capacitor
8.2.2.8.1
Selecting a VCCI Capacitor
8.2.2.8.2
Selecting a VDDA (Bootstrap) Capacitor
8.2.2.8.3
Select a VDDB Capacitor
8.2.2.9
Application Circuits with Output Stage Negative Bias
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
Component Placement Considerations
10.1.2
Grounding Considerations
10.1.3
High-Voltage Considerations
10.1.4
Thermal Considerations
10.2
Layout Example
11
Device and Documentation Support
11.1
Device Support
11.1.1
サード・パーティ製品に関する免責事項
11.1.2
Development Support
11.1.2.1
Custom Design With WEBENCH® Tools
11.2
Documentation Support
11.2.1
Related Documentation
11.3
ドキュメントの更新通知を受け取る方法
11.4
サポート・リソース
11.5
Trademarks
11.6
静電気放電に関する注意事項
11.7
用語集
12
Revision History
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|16
MPDS178G
サーマルパッド・メカニカル・データ
発注情報
jajsew6b_oa
1
特長
抵抗によりデッド タイムをプログラム可能
汎用:デュアル ローサイド、デュアル ハイサイド、またはハーフ ブリッジ ドライバ
ピーク ソース 4A、ピーク シンク 6A の出力
入力 VCCI 範囲:3V~5.5V
最大 25V の VDD 出力駆動電源
VDD UVLO:8V
スイッチング パラメータ:
伝搬遅延時間:28ns (代表値)
最小パルス幅:10ns
最大遅延マッチング:5ns
最大パルス幅歪み:5.5ns
TTL および CMOS 互換の入力
グリッチ除去フィルタを内蔵
I/O の負電圧耐性:-2V、200ns
100V/ns を超える同相過渡耐性 (CMTI)
絶縁バリアの寿命:>40 年
最大 7800V
PK
のサージ耐性
細幅の SOIC-16 (D) パッケージ
安全関連認証 (予定):
DIN V VDE V 0884-11:2017-01 と DIN EN 61010-1 に準拠した絶縁耐圧:4242V
PK
UL 1577 に準拠した絶縁耐圧:3000V
RMS
(1 分間)
IEC 60950-1、IEC 62368-1、IEC 61010-1 最終機器規格による CSA 認定
GB4943.1-2011 準拠の CQC 認定
WEBENCH
®
Power Designer
により、UCC21222 を使用するカスタム設計を作成