JAJSSK9A January 2024 – June 2024 UCC21330
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
2 層 PCB レイアウトの例を、図 10-1 に示します。この図では、信号と主要なコンポーネントにラベル付けされています。
図 10-2 と図 10-3 に上層と下層のパターンと銅箔を示します。
1 次側と 2 次側の間に PCB パターンも銅箔も存在しないため、絶縁性能を確保できます。
高電圧動作に備えて沿面距離を最大化するため、出力段のハイサイド ゲート ドライバとローサイド ゲート ドライバの PCB パターンの間隔が広げられています。これにより、高 dv/dt が発生する可能性があるスイッチング ノード VSSA (SW) とローサイド ゲート ドライバの間の寄生容量結合によるクロストークも最小化されます。
3D レイアウト画像 (上面図と底面図) を、図 10-4 と図 10-5 に示します。
1 次側と 2 次側の間の PCB カットアウトの場所に注意します。これにより、絶縁性能を確保しています。