JAJSIQ6D
June 2020 – August 2024
UCC21540-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
デバイス比較表
5
ピン構成および機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電力定格
6.6
絶縁仕様
6.7
安全限界値
6.8
電気的特性
6.9
スイッチング特性
6.10
絶縁特性曲線
6.11
代表的特性
7
パラメータ測定情報
7.1
最小パルス
7.2
伝搬遅延とパルス幅歪み
7.3
立ち上がりおよび立ち下がり時間
7.4
入力とディスエーブルの応答時間
7.5
プログラム可能なデッド タイム
7.6
電源オン時の出力の UVLO 遅延
7.7
CMTI テスト
8
詳細説明
8.1
概要
8.2
機能ブロック図
8.3
機能説明
8.3.1
VDD、VCCI、低電圧誤動作防止 (UVLO)
8.3.2
入力および出力論理表
8.3.3
入力段
8.3.4
出力段
8.3.5
UCC21540-Q1 のダイオード構造
8.4
デバイスの機能モード
8.4.1
ディセーブル ピン
8.4.2
プログラマブル・デッド・タイム (DT) ピン
8.4.2.1
DT ピンを VCCI に接続
8.4.2.2
DT ピンと GND ピンの間に設定抵抗を接続
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
代表的なアプリケーション
9.2.1
設計要件
9.2.2
詳細な設計手順
9.2.2.1
INA/INB 入力フィルタの設計
9.2.2.2
デッド タイム抵抗およびコンデンサの選択
9.2.2.3
外部ブートストラップ ダイオードとその直列抵抗の選択
9.2.2.4
ゲート・ドライバの出力抵抗
9.2.2.5
ゲート - ソース間抵抗の選択
9.2.2.6
ゲート・ドライバの電力損失の推定
9.2.2.7
接合部温度の推定
9.2.2.8
VCCI、VDDA/B コンデンサの選択
9.2.2.8.1
VCCI コンデンサの選択
9.2.2.8.2
VDDA (ブートストラップ) コンデンサの選択
9.2.2.8.3
VDDB コンデンサの選択
9.2.2.9
出力段の負バイアスを使う応用回路
9.2.3
アプリケーション曲線
10
電源に関する推奨事項
11
レイアウト
11.1
レイアウトのガイドライン
11.1.1
部品の配置に関する注意事項
11.1.2
接地に関する注意事項
11.1.3
高電圧に関する注意事項
11.1.4
熱に関する注意事項
11.2
レイアウト例
12
デバイスおよびドキュメントのサポート
12.1
サード・パーティ製品に関する免責事項
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
ドキュメントの更新通知を受け取る方法
12.4
サポート・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
用語集
13
改訂履歴
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DWK|14
サーマルパッド・メカニカル・データ
発注情報
jajsiq6d_oa
jajsiq6d_pm
11.1.3
高電圧に関する注意事項
1 次側と 2 次側の間の絶縁性能を確保するため、ドライバ・デバイスの下には PCB パターンも銅箔も配置しないようにします。絶縁性能を低下させるおそれがある汚染を防止するため、PCB カットアウトを推奨します。
ハーフブリッジまたはハイサイド / ローサイド構成の場合、PCB レイアウトのハイサイドのパターンとローサイドのパターンの空間距離を最大限に広げます。DWK パッケージでは、より高いバス電圧に対応するため、ピン 12 とピン 13 を除去することで 3.3mm 以上の沿面距離を確保しています。