JAJSR32A
june 2023 – august 2023
UCC27311A-Q1
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
概要 (続き)
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Switching Characteristics
7.7
Timing Diagrams
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Input Stages
8.3.2
Enable
8.3.3
Undervoltage Lockout (UVLO)
8.3.4
Level Shifter
8.3.5
Boot Diode
8.3.6
Output Stages
8.3.7
Negative Voltage Transients
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Input Threshold Type
9.2.2.2
VDD Bias Supply Voltage
9.2.2.3
Peak Source and Sink Currents
9.2.2.4
Propagation Delay
9.2.2.5
Power Dissipation
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
11.3
Thermal Considerations
12
Device and Documentation Support
12.1
Device Support
12.1.1
サード・パーティ製品に関する免責事項
12.2
Documentation Support
12.2.1
Related Documentation
12.3
ドキュメントの更新通知を受け取る方法
12.4
サポート・リソース
12.5
Trademarks
12.6
静電気放電に関する注意事項
12.7
用語集
13
Mechanical, Packaging, and Orderable Information
13.1
Package Option Addendum
55
13.2
Tape and Reel Information
13.3
Mechanical Data
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DRC|10
サーマルパッド・メカニカル・データ
8.3
Feature Description