JAJST72A
April 2024 – October 2024
UCC27614-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Switching Characteristics
5.7
Timing Diagrams
5.8
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
VDD Undervoltage Lockout
6.3.2
Input Stage
6.3.3
Enable Function
6.3.4
Output Stage
6.4
Device Functional Modes
7
Applications and Implementation
7.1
Application Information
7.2
Typical Application
7.2.1
Driving MOSFET/IGBT/SiC MOSFET
7.2.1.1
Design Requirements
7.2.1.2
Detailed Design Procedure
7.2.1.2.1
Input-to-Output Configuration
7.2.1.2.2
Input Threshold Type
7.2.1.2.3
VDD Bias Supply Voltage
7.2.1.2.4
Peak Source and Sink Currents
7.2.1.2.5
Enable and Disable Function
7.2.1.2.6
Propagation Delay and Minimum Input Pulse Width
7.2.1.2.7
Power Dissipation
7.2.1.3
Application Curves
8
Power Supply Recommendations
9
Layout
9.1
Layout Guidelines
9.2
Layout Example
9.3
Thermal Consideration
10
Device and Documentation Support
10.1
サード・パーティ製品に関する免責事項
10.2
ドキュメントの更新通知を受け取る方法
10.3
サポート・リソース
10.4
Trademarks
10.5
静電気放電に関する注意事項
10.6
用語集
11
Revision History
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DSG|8
サーマルパッド・メカニカル・データ
DSG|8
QFND141I
発注情報
jajst72a_oa
jajst72a_pm
7.2.1
Driving MOSFET/IGBT/SiC MOSFET
Figure 7-1
Driving a MOSFET/IGBT/SiC MOSFET in a Boost Converter