JAJSEI9B
October 2017 – January 2018
UCC28056
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
スタンバイ消費電力
Device Images
アプリケーション概略図
4
改訂履歴
5
端子構成および機能
端子機能
6
仕様
6.1
絶対最大定格
6.2
ESD定格
6.3
推奨動作条件
6.4
熱特性
6.5
電気的特性
6.6
代表的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
CrM/DCM制御原理
7.3.2
入力電圧フィードフォワード
7.3.2.1
ピーク入力電圧検出
7.3.3
バレー・スイッチングとCrM/DCMヒステリシス
7.3.3.1
バレー遅延調整
7.3.4
過渡応答高速化機能を備えたトランスコンダクタンス・アンプ
7.3.5
異常と保護
7.3.5.1
電源低電圧誤動作防止
7.3.5.2
2つの値の過電流保護
7.3.5.2.1
サイクル単位の電流制限Ocp1
7.3.5.2.2
Ocp2による重大過電流/CCM保護
7.3.5.3
出力過電圧保護
7.3.5.3.1
1次出力過電圧保護(Ovp1)
7.3.5.3.2
2次過電圧保護(Ovp2)
7.3.5.4
過熱保護動作
7.3.5.5
低入力電圧/ブラウンイン
7.3.6
大電流ドライバ
7.4
コントローラの機能モード
7.4.1
バースト・モード動作
7.4.2
ソフト・スタート
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.2
詳細な設計手順
8.2.2.1
WEBENCH®ツールによるカスタム設計
8.2.2.2
電力段設計
8.2.2.2.1
ブースト・インダクタ設計
8.2.2.2.2
ブースト・スイッチの選定
8.2.2.2.3
ブースト・ダイオードの選定
8.2.2.2.4
出力コンデンサの選定
8.2.2.3
ZCD/CS端子
8.2.2.3.1
ZCD/CS端子波形に生じる電圧スパイク
8.2.2.4
VOSNS端子
8.2.2.5
電圧ループ補償
8.2.2.5.1
プラント・モデル
8.2.2.5.2
補償設計
8.2.3
アプリケーション曲線
9
電源に関する推奨事項
10
レイアウト
10.1
レイアウトのガイドライン
10.1.1
VOSNS端子
10.1.2
ZCD/CS端子
10.1.3
VCC端子
10.1.4
GND端子
10.1.5
DRV端子
10.1.6
COMP端子
10.2
レイアウト例
11
デバイスおよびドキュメントのサポート
11.1
WEBENCH®ツールによるカスタム設計
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DBV|6
MPDS026Q
サーマルパッド・メカニカル・データ
発注情報
jajsei9b_oa
jajsei9b_pm
8.2.3
アプリケーション曲線
Figure 33.
効率と出力電力との関係
Figure 35.
THDと出力電力との関係
Figure 34.
力率と出力電力との関係